邵志标 作品数:106 被引量:128 H指数:6 供职机构: 西安交通大学 更多>> 发文基金: 国家自然科学基金 总装备部科研项目 国家高技术研究发展计划 更多>> 相关领域: 电子电信 自动化与计算机技术 电气工程 理学 更多>>
43位浮点流水线乘法器的设计 被引量:1 2006年 提出一种浮点流水线乘法器IP芯核。该乘法器采用改进的三阶Booth算法减少部分积数目,提出了一种压缩器混用的Wallace树结构压缩阵列,并对关键路径中的5-2压缩器、4-2压缩器和64位CLA加法器进行了优化设计,有效降低了乘法器的延时和面积。经FPGA仿真验证表明,该乘法器运算能力比Altera公司近期提供的同类乘法器单元快15.4%。 梁峰 邵志标 孙海珺关键词:浮点乘法器 流水线 BOOTH算法 集成双层平面电感的单片DC/DC转换器设计 被引量:1 2007年 采用0.35μm标准CMOS工艺设计了3.3V/1.5V单片低压Buck转换器,开关频率为150MHz.本文采用了电压型脉宽调制的反馈控制模式,克服了频率提高所带来的转换器系统不稳定问题.对双层平面螺旋电感进行了设计与优化,获得品质因数2.6,电感值28nH的双层平面电感.模拟结果表明,对应于不同输入电压或不同负载,转换器系统工作稳定,输入调整率-40dB,输出调整率-60dB.输出电压纹波平均值可以控制在额定值75mV,转换效率71%. 李清华 邵志标 张春茗 耿莉关键词:输出电压纹波 高性能低功耗32位浮点RISC微处理器的研究 被引量:6 2005年 提出了低功耗架构、片上总线预选器等新的设计思想和改进的高阶布斯算法,利用0.35μmCMOS工艺,研制成功一种低功耗、高性能32位浮点精简指令系统(RISC)微处理器.该处理器芯片内置128kb静态随机存储器,芯片面积为7mm×7mm,中断和定、浮点等指令集所有指令运行正确,32位浮点乘法运算仅需17.8ns.与传统的设计相比,该微处理器主频提高了38%,功耗下降了39%,50MHz频率下的动态功耗仅为164mW,并具有边界扫描测试功能.研制结果表明,新的设计思想和算法有效地提高了微处理器的综合性能,为嵌入式浮点RISC的研究提供了新的途径. 孙海珺 邵志标 邹刚 赵宁关键词:精简指令系统 微处理器 A Low-Voltage,Low-Power CMOS High Dynamic Range dB-Linear VGA for Super Heterodyne Receivers 被引量:3 2007年 This paper presents a low-voltage low-power variable gain amplifier,which is applied in the automatic gain control loop of a super heterodyne receiver. Six stages are cascaded to provide an 81dB digitally controlled gain range in a 3dB step. The gain step error is less than 0.5dB. It operates at an intermediate frequency of 300kHz, and the power consumption is 1.35mW from a 1.8V supply. The prototype chip is implemented in a TSMC's 0.18μm 1P6M CMOS process and occupies approximately 0.24mm^2 . It is very suitable for portable wire- less communication systems. The measurement results agree well with the system requirements. 董桥 耿莉 邵志标基于冗余算法和跳跃式结构的54位乘法器的研究 被引量:2 2006年 为了提高乘法器的综合性能,提出了一种新的冗余Booth三阶算法和跳跃式Wallace树结构,前者可以减少部分积的数目,提高部分积的产生速度,后者可以加快部分积的压缩,减少电路内部的伪翻转,从而降低功耗.基于冗余Booth三阶算法和跳跃式Wallace树结构,采用0.25μmCMOS工艺,实现了54×54位全定制乘法器,其乘法延时为4.3 ns,芯片面积为1.38 mm2,50MHz频率下的动态功耗仅为47.2 mW.模拟验证表明,与采用传统Wallace树结构和改进Booth二阶算法的乘法器相比,该乘法器的乘法延时减少了23%,功耗降低了17%,面积减少了20%. 孙海 邵志标 迟晓明 邹刚关键词:乘法器 部分积 数据拟合中自动微分技术的应用 被引量:4 1999年 自动微分(AD)以非标准分析理论为基础,是计算机数值计算与分析领域内的一项完全崭新的技术.通过对AD原理的研究,利用面向对象编程(OOP)技术实现了AD技术,并将其引入到非线性规划领域.作为例子,将AD移植到牛顿法中,进行了数据拟合试验.研究表明。 程彬杰 王莉萍 邵志标 唐天同关键词:数据拟合 面向对象编程 非线性规划 用于浮点加法器的自纠错前导0/1预测单元 用于浮点加法器的自纠错前导0/1预测方法,采用多输入逻辑门以及并行计算相结合的方法实现了输出结果为最终正确结果,不必依赖加法器结果来进行修正;采用了并行计算,如操作数位宽增加,不会影响关键路径长度。能够在计算浮点加法的同... 邵志标 李凌浩 王丽一种混合集成的程控运放电路 邵志标 陈贵灿 方旭东关键词:混合集成电路 运算放大器 程序控制 电路设计 一种抗单粒子翻转和单粒子瞬态脉冲的动态比较器 一种抗单粒子翻转和单粒子瞬态脉冲的动态比较器,包括基于灵敏放大器结构的脉冲产生电路和输出锁存电路,整个比较器顶层对外有五个输入端口和四个输出端口,五个输入端口分别接时钟信号、输入信号和参考电压信号,输出端口接数据输出信号... 包东烜 邵志标 姚剑峰 张国光文献传递 一种多层平面电感设计的全局优化方法 2007年 为多层平面电感设计提出了一种全局优化方法.该方法在给出等效物理模型的基础上,以获得最大品质因数为设计目标,以工作频率、单位面积电感值、电感线圈的电流承受能力为约束条件,将优化问题表示为平面电感器结构参数的正项式函数,即将优化问题便捷地转换为几何规划,使之在不同条件下均可快速获得优化结果.采用全局优化方法设计的电感器芯片的测试数据表明,在给定的约束条件下,单位面积电感值大于80mH/m^2,金属条宽度大于10um,频段范围50~400MHz,优化得到的品质因数与测试结果的最大误差在10%以内. 李清华 邵志标 耿莉关键词:全局优化 品质因数