2025年2月1日
星期六
|
欢迎来到南京江宁区图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
宋林峰
作品数:
1
被引量:0
H指数:0
供职机构:
中国电子科技集团公司第五十八研究所
更多>>
发文基金:
江苏省自然科学基金
更多>>
相关领域:
电子电信
更多>>
合作作者
周道逵
中国电子科技集团公司第五十八研...
谢达
中国电子科技集团公司第五十八研...
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
1篇
中文期刊文章
领域
1篇
电子电信
主题
1篇
时钟
1篇
时钟树
1篇
自测试
1篇
系列FPGA
1篇
内建自测试
1篇
缓冲器
1篇
V4
机构
1篇
中国电子科技...
作者
1篇
谢达
1篇
周道逵
1篇
宋林峰
传媒
1篇
电子与封装
年份
1篇
2017
共
1
条 记 录,以下是 1-1
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
V4系列FPGA全局时钟缓冲器的内建自测试研究
2017年
提出一种新的基于V4系列FPGA全局时钟缓冲器的内建自测试方法。目前关键时钟缓冲器内建自测试正面临巨大的挑战,时序问题是目前发现的时钟缓冲器内建自测试的主要问题。由于时钟缓冲器输入端的同步开关会产生不同的相移,使得正常的器件内建自测试中产生故障指示。此外,目前时钟缓冲器内建自测试使用的是普通的布线资源连接时钟信号,而不是使用专用的时钟布线资源,这种方法会加剧时序问题。提出一种改良的方法去解决内建自测试的时序问题,并讨论这种方法对于可测试的最大时钟频率和总测试时间的影响。所有测试环节均在V4系列FPGA上实现。
董宜平
谢达
宋林峰
周道逵
关键词:
内建自测试
时钟树
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张