您的位置: 专家智库 > >

谭斯斯

作品数:3 被引量:1H指数:1
供职机构:清华大学更多>>
发文基金:国家教育部博士点基金国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 2篇解码
  • 2篇可测性
  • 2篇可测性设计
  • 2篇MPEG-2
  • 1篇扫描测试
  • 1篇设计方法
  • 1篇视频解码
  • 1篇视频解码器
  • 1篇自测试
  • 1篇内建自测试
  • 1篇解码器
  • 1篇可重构
  • 1篇边界扫描测试
  • 1篇H.264
  • 1篇MIPS处理...
  • 1篇MPEG-2...
  • 1篇处理器

机构

  • 3篇清华大学

作者

  • 3篇谭斯斯
  • 2篇杨华中
  • 2篇乔飞
  • 2篇周妮
  • 1篇廖富成
  • 1篇李常

传媒

  • 1篇电视技术
  • 1篇微电子学

年份

  • 1篇2011
  • 2篇2010
3 条 记 录,以下是 1-3
排序方式:
基于模块划分方法的MPEG-2解码芯片可测性设计
2010年
以MPEG-2解码芯片为研究对象,采用基于模块划分方法进行可测性设计,包括边界扫描(JTAG)和内建自测试(BIST)。根据MPEG-2系统结构的特点,把模块划分为存储器类型、信号不相关类型和信号相关类型。针对模块特性,设计不同的测试向量生成器,3种类型模块之间并行测试。测试结果表明,与未加入可测试设计的系统比较,固定故障覆盖率由81%提升到95.1%,而硬件开销仅为3%。
廖富成乔飞周妮谭斯斯杨华中
关键词:MPEG-2可测性设计边界扫描测试内建自测试
32位MIPS处理器可测性设计与实现被引量:1
2010年
设计了一个32位MIPS处理器。为实现负载均衡和提高系统利用率,采用自定义的5级流水线结构,并采用数据旁路机制和基于历史的分支预测机制来解决流水线冲突。同时,为保证芯片设计的可靠性和可测性,采用流水线分级验证的可测性设计方法,在设计中提取流水阶段的关键信号作为输出。为减小芯片面积和管脚数目,设计了多模式的工作机制,实现了芯片管脚复用。后仿结果表明,基于0.18μm CMOS工艺,处理器可工作于60 MHz频率。芯片核心面积为1.15 mm×2.25 mm,等效门为13.5万,功耗为2.8 mW/MHz。测试结果表明,芯片可在多工作模式之间正常切换,功能完整。
周妮乔飞谭斯斯李常杨华中
关键词:MIPS处理器可测性设计
MPEG-2和H.264双标准解码器的可重构架构设计方法
视频编解码标准多样化是视频信号处理领域的发展趋势。数据密集度高和实时处理要求苛刻,使单标准视频解码系统本身已经是大规模且设计复杂度高的数字电路系统。多标准的发展趋势增加了视频解码系统的设计规模和难度。本文便是基于这种市场...
谭斯斯
关键词:可重构视频解码器MPEG-2H.264
文献传递
共1页<1>
聚类工具0