您的位置: 专家智库 > >

陈红林

作品数:5 被引量:1H指数:1
供职机构:东南大学能源与环境学院射频与光电集成电路研究所更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇学位论文
  • 2篇会议论文
  • 1篇期刊文章

领域

  • 5篇电子电信

主题

  • 4篇电路
  • 4篇锁相
  • 4篇锁相环
  • 4篇倍频
  • 3篇倍频器
  • 3篇倍频器设计
  • 3篇CMOS
  • 3篇CMOS工艺
  • 2篇噪声
  • 2篇时钟
  • 2篇时钟产生
  • 2篇时钟产生电路
  • 2篇相位
  • 2篇相位噪声
  • 2篇分频
  • 2篇分频比
  • 2篇分频器
  • 2篇差分电路
  • 2篇产生电路
  • 1篇电荷泵

机构

  • 5篇东南大学

作者

  • 5篇陈红林
  • 3篇王志功
  • 2篇刘永旺
  • 1篇王晓明

传媒

  • 1篇中国集成电路
  • 1篇全国第十三次...
  • 1篇全国第十三次...

年份

  • 2篇2007
  • 3篇2004
5 条 记 录,以下是 1-5
排序方式:
1.244GHz、0.25mm CMOS工艺可变分频比锁相环倍频器设计
随着社会的发展,信息交换量与日俱增,信息高速公路大规模建设迫在眉捷。光纤通信由于其容量大、传输距离远、节省能源、抗干扰、抗辐射等诸多优点,成为信息高速公路的主体。VSR(Very Short Reach)作为光纤通信的一...
陈红林
关键词:差分电路锁相环分频器CMOS工艺
文献传递
1.244GHz 0.259μm CMOS时钟产生电路
采用TSMC标准的0.259mCMOS工艺,设计并实现了一个1.244GHz时钟产生电路。该电路基于锁相环倍频方案,在输入参考时钟频率分别为155.5MHz、312.5MHz、622MHz、1.244GHz时,可以通过调...
刘永旺王志功陈红林
关键词:时钟产生电路锁相环相位噪声CMOS工艺
文献传递
1.244GHz 0.25μm CMOS时钟产生电路
采用TSMC标准的0.25μm CMOS工艺,设计并实现了一个1.244GHz时钟产生电路。该电路基于锁相环倍频方案,在输入参考时钟频率分别为155.5MHz、312.5MHz、622MHz、1.244GHz时,可以通过...
刘永旺王志功陈红林
关键词:时钟产生电路锁相环倍频相位噪声抖动
文献传递
1.244 GHz、0.25μm CMOS工艺可变分频比锁相环倍频器设计
随着社会的发展,信息交换量与日俱增,信息高速公路大规模建设迫在眉捷。光纤通信由于其容量大、传输距离远、节省能源、抗干扰、抗辐射等诸多优点,成为信息高速公路的主体。VSR(Very Short Reach)作为光纤通信的一...
陈红林
关键词:差分电路锁相环分频器CMOS工艺
文献传递
1.244-GHz、0.25-μm CMOS全差分锁相环倍频器设计
2004年
本文给出了一个基于TSMC 0.25μm CMOS工艺设计的可变分频比锁相环倍频电路。电路采用电荷泵结构的锁相环实现,包括环形压控振荡器、分频器、鉴频鉴相器、电荷泵和环路滤波器,全部的电路单元均为差分结构。芯片总面积为0.67×0.67mm^2。锁定范围约为320 MHz,环路锁定时间约为50 ns。
陈红林王志功王晓明
关键词:TSMCCMOS电荷泵差分结构
共1页<1>
聚类工具0