您的位置: 专家智库 > >

栗成智

作品数:3 被引量:3H指数:1
供职机构:浙江大学浙江加州国际纳米技术研究院更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 2篇转换器
  • 2篇模数转换
  • 2篇模数转换器
  • 1篇低功耗
  • 1篇动态比较器
  • 1篇动态偏置
  • 1篇移动通信
  • 1篇预分频器
  • 1篇增益
  • 1篇砷化镓
  • 1篇通信
  • 1篇偏置
  • 1篇自举
  • 1篇自举开关
  • 1篇流水线
  • 1篇功耗
  • 1篇分频
  • 1篇分频器
  • 1篇比较器
  • 1篇ADC设计

机构

  • 3篇浙江大学

作者

  • 3篇栗成智
  • 2篇瞿小峰
  • 2篇隋文泉
  • 1篇陆科杰

传媒

  • 2篇固体电子学研...

年份

  • 3篇2010
3 条 记 录,以下是 1-3
排序方式:
一种砷化镓HBT高速预分频器的设计
2010年
介绍了一种采用砷化镓HBT工艺实现的数字静态除8高速预分频器。该预分频器采用D触发器高速分频和多级供电驱动电路结构。测试结果表明,最高工作频率达到18GHz。预分频器芯片在5V的电源电压下的静态电流为85mA。
瞿小峰陆科杰栗成智隋文泉
关键词:D触发器
12/14bit高速流水线型A/D转换器的研究
近几年,随着3G移动通信的不断推进,带动了对模拟数字信号转换接口电路也就是ADC的巨大需求,而且对ADC的要求也越来越高,ADC的技术也不断更新换代,朝着高速高精度方向发展。目前高速ADC最高速度可达40GS/s,高精度...
栗成智
关键词:流水线动态偏置移动通信模数转换器
文献传递
一种0.18μm数字工艺的12bit 100MS/s流水线型ADC设计被引量:2
2010年
描述一个基于TSMC 0.18μm数字工艺的12 bit 100 Ms/s流水线模数转换器的设计实例。该模数转换器采用1.5bit每级结构,电源电压为1.8V。包括十级1.5 bit/stage和最后一级2bit Flash模数转换器,共产生22bit数字码,数字码经过数字校正电路产生12 bit的输出。该模数转换器省去了采样保持电路,电路模块包括:各个子流水级、共模电压生成模块、带隙基准电压生成模块、开关电容动态偏置模块、系统时钟生成模块、时间延迟对齐模块和数字校正电路模块。为了实现低功耗设计,在电路设计中综合采用了输入采样保持放大器消去、按比例缩小和动态偏置电路等技术。ADC实测结果,当以100 MHz的采样率对10MHz的正弦输入信号进行采样转换时,在其输出得到了73.23dB的SFDR,62.75dB的SNR,整体功耗仅为113mW。
栗成智瞿小峰隋文泉
关键词:模数转换器低功耗动态比较器
共1页<1>
聚类工具0