您的位置: 专家智库 > >

陆正毅

作品数:8 被引量:5H指数:1
供职机构:复旦大学更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 6篇专利
  • 1篇期刊文章
  • 1篇学位论文

领域

  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 6篇数据通信
  • 6篇双绞线
  • 6篇通信
  • 6篇通信系统
  • 6篇通信系统设计
  • 6篇相位
  • 6篇相位信息
  • 6篇高速数据
  • 6篇高速数据通信
  • 2篇电路
  • 2篇电路元件
  • 2篇元件
  • 2篇回波损耗
  • 2篇插入损耗
  • 1篇带宽
  • 1篇调制
  • 1篇调制器
  • 1篇信号
  • 1篇信号带宽
  • 1篇硬件

机构

  • 8篇复旦大学

作者

  • 8篇陆正毅
  • 6篇任俊彦
  • 6篇沈泊
  • 6篇叶凡
  • 6篇郑增钰
  • 6篇王煜
  • 6篇来金梅
  • 6篇陈宰曼
  • 1篇程君侠
  • 1篇孙承绶

传媒

  • 1篇微电子学与计...

年份

  • 3篇2005
  • 2篇2004
  • 3篇2003
8 条 记 录,以下是 1-8
排序方式:
高速数据通信系统设计中双绞线远近端串扰损耗的模拟方法
本发明为一种高速数据通信系统设计中双绞线远近端串扰损耗的模拟方法。它首先建立新的远近端串扰损耗模型,获得更符合实际损耗的幅度信息和相位信息,然后对这些信息进行等效电路元件的设计,以便将其嵌入整个设计系统中,进行系统仿真。...
陈宰曼来金梅叶凡任俊彦沈泊郑增钰陆正毅王煜
文献传递
高速数据通信系统设计中双绞线回波损耗的模拟方法
本发明为一种高速数据通信系统设计中双绞线回波损耗的模拟方法。它首先建立新的回波损耗模型,其中引入结构回损,获得更符合实际的回波损耗的幅度信息和相位信息,然后对这些信息进行等效电路元件的设计,以便将其嵌入整个设计系统,进行...
陈宰曼来金梅叶凡任俊彦沈泊郑增钰陆正毅王煜
文献传递
高速数据通信系统设计中双绞线插入损耗的模拟方法
本发明为一种高速数据通信系统设计中双绞线插入损耗的模拟方法。它首先建立新的插入损耗模型,获得插入损耗的幅度信息和相位信息,然后对这些信息进行等效电路元件的设计,以便将其嵌入整个设计系统,进行系统仿真。本发明可大大缩短系统...
陈宰曼来金梅叶凡任俊彦沈泊郑增钰陆正毅王煜
文献传递
高速数据通信系统设计中双绞线插入损耗的模拟方法
本发明为一种高速数据通信系统设计中双绞线插入损耗的模拟方法。它首先建立新的插入损耗模型,获得插入损耗的幅度信息和相位信息,然后对这些信息进行等效电路元件的设计,以便将其嵌入整个设计系统,进行系统仿真。本发明可大大缩短系统...
陈宰曼来金梅叶凡任俊彦沈泊郑增钰陆正毅王煜
文献传递
应用于CDMA2000系统的12bits∑△调制器设计
该文设计了一个应用于CDMA2000系统的∑△调制器.调制器信号带宽要求为1.25MHz,结构采用MASH2-1-1 mbit结构,最后一级采用4位量化,过采样率为16,采样频率为40MHz.积分器采用TELESCOPI...
陆正毅
关键词:CDMA2000系统调制器信号带宽采样频率积分器
文献传递
全兼容IEEE1149.1的MIPS CPU CORE可测性设计被引量:5
2004年
提出了一种采用软硬件协同工作的方式来实现MIPSCPUCORE的可测性设计(DFT)方案。硬件全兼容IEEE1149.1(JTAG)标准,支持单步、断点(6个),内部关键寄存器的查看,并具有可扩充性;软件采用GUI编程开发,达到可视化DEBUG。本设计对于减少CPU开发的测试成本,提高开发效率,以及CPU测试DFT策略的经验积累,都有着一定的意义。
陆正毅孙承绶程君侠
关键词:可测性设计软硬件协同设计JTAG
高速数据通信系统设计中双绞线回波损耗的模拟方法
本发明为一种高速数据通信系统设计中双绞线回波损耗的模拟方法。它首先建立新的回波损耗模型,其中引入结构回损,获得更符合实际的回波损耗的幅度信息和相位信息,然后对这些信息进行等效电路元件的设计,以便将其嵌入整个设计系统,进行...
陈宰曼来金梅叶凡任俊彦沈泊郑增钰陆正毅王煜
文献传递
高速数据通信系统设计中双绞线远近端串扰损耗的模拟方法
本发明为一种高速数据通信系统设计中双绞线远近端串扰损耗的模拟方法。它首先建立新的远近端串扰损耗模型,获得更符合实际损耗的幅度信息和相位信息,然后对这些信息进行等效电路元件的设计,以便将其嵌入整个设计系统中,进行系统仿真。...
陈宰曼来金梅叶凡任俊彦沈泊郑增钰陆正毅王煜
文献传递
共1页<1>
聚类工具0