吴光林
- 作品数:25 被引量:66H指数:6
- 供职机构:东南大学更多>>
- 发文基金:国家自然科学基金江苏省高技术研究计划项目更多>>
- 相关领域:电子电信自动化与计算机技术机械工程更多>>
- 一种时间交叉采样ADC失调与增益误差校准方案被引量:5
- 2007年
- 针对时间交叉采样模数转换器的失调、增益误差提出了校准方案.该方案主要通过各通道模数转换器向同一通道校准的方法,首先计算出误差参数,再根据误差参数对数字量进行校准.采用该校准方案对四通道10位640Msps模数转换器进行校准,经MATLAB仿真,结果表明输入频率为79.14MHz时,校准后的无杂散动态范围为75.17dB,信噪比为55.98dB,有效精度为9.01bit,比较准前分别提高了24.6dB、6.47dB、1.08bit.
- 戚韬吴光林吴建辉
- 关键词:增益误差校准
- 一种用于嵌入式内存测试的高效诊断算法被引量:11
- 2005年
- 提出了一种具有自诊断功能的位定向MARCH TB+算法,并在此算法的基础上,用共享型内建自测试电路结构完成了2k×1位嵌入式内存的测试和诊断.实验结果表明,提出的这种测试算法具有较高的故障覆盖率和较强的故障诊断能力,同时兼有测试长度短的优点.
- 任爱玲凌明吴光林李锐
- 关键词:嵌入式内存MARCH自诊断功能内建自测试电路结构
- 一种用于ADC电路的高速高精度比较器设计被引量:9
- 2005年
- 在分析各种比较器设计失调消除技术基础上,提出了一种用于ADC电路的高速高精度比较器设计技术和失调消除技术.该比较器由主动复位和被动箝位的预放大器和输出锁存器构成,具有失调自动校准功能.仿真结果表明,在Chartered 0.35μm COMS工艺下,电源电压3.3 V,调整后的比较器失调误差为56.8μV,比较器的精度0.1mV,比较速率100 MHz.
- 吴光林吴建辉杨军饶进罗春
- 关键词:A/D转换器比较器放大器
- ADC的可测性设计技术研究
- 本文通过对数模混合信号电路中最常用的ADC电路的故障模型、测试算法和内建自测试结构研究,提出切实可行的ADC电路可测性设计方案。实验结果表明,该ADC电路的可测性设计方案具有测试时间短、测试精度高、内建自测试结构占用芯片...
- 吴光林
- 关键词:集成电路数模混合可测性设计
- 文献传递
- 面向PDA的触摸屏数据采集电路设计
- 2004年
- 针对嵌入式系统中的 4线电阻式触摸屏 ,提出了一种触摸屏的数据采集电路设计方案 ,包含数字部分的数据采集控制电路和模拟部分的A/D转换器两部分 ;探讨了基于Synopsys工具的数据采集控制电路与A/D转换器混合仿真 ,并给出了实验结果。
- 潘江涛吴光林张萌杨军
- 关键词:PDA触摸屏数据采集电路A/D转换器混合仿真
- 基于数据流图划分的低峰值功耗扫描测试
- 2006年
- 扫描测试作为数字集成电路设计中最常用的可测性设计方法,能显著提高电路的可测性,但同时也会引起测试功耗问题。本文采用划分待测电路数据流图的方法降低测试峰值功耗。实验表明,在稍微降低故障覆盖率的条件下,本文提出的测试方法能显著降低测试的峰值功耗,同时也能降低平均功耗和能耗。
- 李锐杨军吴光林凌明
- 关键词:可测性设计
- 多通道时间交叉ADC校准技术研究与实现
- 吴光林
- 关键词:模数转换器失配校准流水线
- 时间交叉存取逐次逼近型ADC中的电容自校准技术(英文)
- 2006年
- 设计了一种用于逐次逼近型ADC中的电容自校准电路.通过增加一个校准周期,该电容自校准结构即可与原电路并行工作,并可校准电路工作时产生的误差.采用该电路设计了一个用于多通道逐次逼近型结构的10bit32Msample/s模数转换器单元,该芯片在Chart0.25μm2.5V工艺上实现,总的芯片面积为1.4mm×1.3mm.在32MHz工作时,通过校准后的信噪比仿真结果为59.5861dB,无杂散动态范围为70.246dB.芯片实测,输入频率5.8MHz时,信噪失真比为44.82dB,无杂散动态范围为63.7604dB.
- 殷勤戚韬吴光林吴建辉
- 关键词:模数转换器
- 基于测试操作划分的低峰值功耗扫描测试被引量:1
- 2004年
- 提出了对同一时钟域中寄存器的测试操作进行划分的方法来降低测试峰值功耗,并且这种划分不需要重新生成测试向量,支持划分前生成测试向量的复用.实验表明,在稍微增加测试时间的条件下,所提出的测试方法能同时降低电路的峰值功耗、平均功耗和能耗.
- 李锐杨军吴光林凌明时龙兴
- 关键词:可测性设计系统芯片集成电路扫描测试
- 多通道逐次逼近型10bit 40Ms/s模数转换器的设计被引量:1
- 2006年
- 设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC)。由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度。本芯片采用Chart 0.25μm2.5 V工艺,版图面积为1.4 mm×1.3 mm。40 MHz工作时,平均功耗为33.68 mW。输入频率19.9 MHz时,信号噪声失真比(SINAD)为59.653 3 dB,无杂散动态范围(SFDR)为74.864 6 dB。
- 殷勤戚韬吴光林吴建辉
- 关键词:模数转换器