2025年2月9日
星期日
|
欢迎来到南京江宁区图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
陈淑群
作品数:
1
被引量:5
H指数:1
供职机构:
浙江大学电气工程学院
更多>>
发文基金:
国家高技术研究发展计划
更多>>
相关领域:
电子电信
更多>>
合作作者
罗小华
浙江大学电气工程学院
陈超
浙江大学电气工程学院
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
1篇
中文期刊文章
领域
1篇
电子电信
主题
1篇
树型
1篇
树型结构
1篇
全加器
1篇
滤波
1篇
滤波器
1篇
加数
1篇
高斯
1篇
高斯滤波
1篇
高斯滤波器
1篇
MUX
机构
1篇
浙江大学
作者
1篇
陈超
1篇
罗小华
1篇
陈淑群
传媒
1篇
浙江大学学报...
年份
1篇
2017
共
1
条 记 录,以下是 1-1
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
基于现场可编程门阵列的高斯滤波算法优化实现
被引量:5
2017年
针对传统高斯滤波算法硬件设计方法中关键路径较长、逻辑延时较大的问题,提出加数压缩的硬件优化实现方法.在高斯滤波算法优化实现过程中,采用移位操作来实现乘法与除法计算,避免使用乘法器与除法器.并引入保留进位加法器(CSA)、基于多路选择器(MUX)的4-2压缩器、加数压缩的树型结构,对9个加数进行3个层次的压缩.经过优化后,只需1个全加器便可得求和结果.结果表明,经过加数压缩设计可以达到缩短关键路径、减少逻辑延时的目标,使逻辑延时缩小32.48%,同时还极大节省所需加法器宏单元数,为后续图像处理模块提供更大的设计自由度.
陈超
罗小华
陈淑群
俞国军
关键词:
高斯滤波器
全加器
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张