2025年2月2日
星期日
|
欢迎来到南京江宁区图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
王亚东
作品数:
2
被引量:2
H指数:1
供职机构:
同济大学
更多>>
相关领域:
电子电信
更多>>
合作作者
陈咏恩
同济大学
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
2篇
中文期刊文章
领域
2篇
电子电信
主题
2篇
帧间
2篇
帧间预测
2篇
VLSI实现
2篇
AVS
1篇
硬件
1篇
硬件架构
1篇
架构
1篇
VLSI架构
机构
2篇
同济大学
作者
2篇
陈咏恩
2篇
王亚东
传媒
1篇
自动化信息
1篇
计算机技术与...
年份
1篇
2009
1篇
2008
共
2
条 记 录,以下是 1-2
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
AVS帧间预测亮度插值模块的VLSI实现
2008年
为了推动音视频编码标准(AVS)解码芯片产业的发展,提出了一种基于AVS标准的帧间预测亮度插值电路的硬件结构。该设计方案将像素点按位置的不同分为三层,并采用了不同的流水线结构予以实现,充分利用了像素点之间的复用情况,兼顾处理速度和实现代价两方面考虑。该方案硬件实现效率较高,满足了硬件资源以及系统时钟频率的要求。
王亚东
陈咏恩
关键词:
AVS
帧间预测
VLSI架构
AVS帧间预测亮度插值模块的VLSI实现
被引量:2
2009年
为了推动音视频编码标准(AVS)解码芯片产业的发展,提出了一种基于AVS标准的帧间预测亮度插值电路的硬件结构。该设计将像素点按位置的不同分为三层,并采用了不同的流水线结构予以实现,充分利用了像素点之间的复用情况,兼顾处理速度和实现代价两方面考虑,硬件实现效率较高。满足了硬件资源以及系统时钟频率的要求。
王亚东
陈咏恩
关键词:
AVS
帧间预测
硬件架构
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张