您的位置: 专家智库 > >

李紫怡

作品数:6 被引量:12H指数:2
供职机构:湖北大学计算机与信息工程学院更多>>
发文基金:国家自然科学基金湖北省高等学校省级教学研究项目更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 5篇电子电信
  • 1篇自动化与计算...

主题

  • 4篇滤波器
  • 3篇微带
  • 3篇滤波器设计
  • 2篇带通
  • 2篇带通滤波器
  • 2篇低通
  • 2篇低通滤波器
  • 2篇阻带
  • 2篇微带带通
  • 2篇宽阻带
  • 1篇带通滤波
  • 1篇低通滤波
  • 1篇咬尾卷积码
  • 1篇阵列
  • 1篇数字图像
  • 1篇数字图像边缘...
  • 1篇双频
  • 1篇双频带
  • 1篇双频带通滤波...
  • 1篇算子

机构

  • 6篇湖北大学

作者

  • 6篇杨维明
  • 6篇李紫怡
  • 3篇彭菊红
  • 3篇朱星宇
  • 2篇谢绰
  • 2篇张磊
  • 1篇吴恙
  • 1篇张伟
  • 1篇宗爱华
  • 1篇卜力
  • 1篇胡成康

传媒

  • 2篇固体电子学研...
  • 1篇通信技术
  • 1篇电子器件
  • 1篇电子元件与材...
  • 1篇信息通信

年份

  • 2篇2015
  • 2篇2014
  • 1篇2012
  • 1篇2010
6 条 记 录,以下是 1-6
排序方式:
基于阶梯阻抗谐振器的双频微带带通滤波器设计被引量:2
2015年
设计了一种基于1/4波长阶梯阻抗谐振器(SIR)的交叉耦合微带双频带通滤波器,利用SIR终端加载的金属化短路通孔实现K倒置器,利用谐振器之间的级间耦合实现J倒置器,通过相邻谐振器之间的级联耦合和不相邻谐振器之间的交叉耦合,完成了四阶双频带通滤波器的设计。滤波器两个通带的中心频率分别为3.78GHz和8.69GHz,中心频率比大于2,对应的插入损耗分别为-1.28dB和-2.29dB,带内回波损耗分别为-12.38dB和-25.0dB。测量结果和仿真结果基本吻合,实现了双频带通滤波器的小型化和低损耗。
李紫怡杨维明朱星宇彭菊红张伟
关键词:双频带通滤波器阶梯阻抗谐振器
LTE中咬尾卷积编码器的VHDL设计
2012年
咬尾卷积码编码具有不要求传输任何额外比特的优点,成为LTE通信系统中重要的编码方式。在介绍LTE物理信道结构的基础上,分析了咬尾卷积码编码器的编码原理,设计了咬尾卷积编码器的工作时序,然后基于Quartus-Ⅱ平台对咬尾卷积码编码器进行了VHDL设计,并利用Modelsim进行了波形仿真与验证。结果表明:采用VHDL设计方法实现咬尾卷积码编码具有设计灵活、修改方便的特点,能满足LTE通信系统的编码要求。
李紫怡杨维明吴恙张磊
关键词:咬尾卷积码编码器VHDL
小型化超宽阻带共面波导低通滤波器设计被引量:2
2014年
为了解决传统CPW低通滤波器尺寸偏大、阻带较窄和插入损耗偏大的问题,采用λ/4阶梯阻抗谐振单元(SIR)加载半圆形并联枝节(SISS)和缺陷地结构(DGS)单元的紧凑型结构设计了一个5阶CPW低通滤波器,分析了各单元结构参数对阻带性能的影响,引入微带线补偿方法对共面波导中心导体线特性阻抗进行局部补偿,改善了阻抗匹配性能,进一步降低了通带内的回波损耗和插入损耗。测试结果表明:该滤波器结构尺寸25 mm×18 mm,3 dB截止频率3.5 GHz,阻带范围3.8 GHz^17 GHz。实现了CPW低通滤波器的低插入损耗、超宽阻带和小型化。
谢绰杨维明杨武韬李紫怡卜力
关键词:低通滤波器共面波导超宽阻带缺陷地结构
基于分形耦合结构的微带带通滤波器设计被引量:1
2014年
设计了一个中心频率为2GHz的传统结构的微带阶梯耦合带通滤波器,采用分形耦合结构进行谐波抑制,仿真结果表明:采用分形耦合单元比传统结构的耦合单元使滤波器二次谐波减小了25dB,通带插入损耗小于-0.55dB;通过对分形耦合单元进行优化,可使滤波器二次谐波抑制性能进一步改善37dB,而通带性能几乎不受影响。测量结果与仿真结果基本吻合。
李紫怡杨维明谢绰朱星宇彭菊红
关键词:微带带通滤波器谐波抑制
基于Hilbert分形缺陷地结构的微带低通滤波器被引量:5
2015年
采用Hilbert分形缺陷地结构单元和并联枝节串联设计制作了一种微带低通滤波器。HFSS仿真结果表明:设计的滤波器通带回波损耗小于–20 dB,通带范围为0~5 GHz,阻带带宽能达到10 GHz以上。实物测量结果与仿真结果基本吻合。实现了回波损耗和通带内的纹波小、过渡带陡峭、阻带宽、结构紧凑、尺寸小的微带低通滤波器。
李紫怡杨维明胡成康朱星宇彭菊红
关键词:宽阻带小型化微带低通滤波器
基于Sobel算子的数字图像边缘检测与FPGA实现被引量:2
2010年
数字图象边缘检测通常受到处理器速度的限制,为解决这一问题,论文采用FPGA技术、对基于Sobel算子的数字图象边缘检测进行设计和实现。给出了硬件设计组成原理、主要程序代码设计方法,整个算法使用一片FPGA芯片Xilinx Spartan3 XC3S50-5PQ208设计集成,仿真研究结果表明该芯片能以134MHz的速度运行,通过对1024*1024像素大小的Tena图象实验,在7.8ms内获得了满意的边缘检测结果。
张磊杨维明宗爱华李紫怡
关键词:边缘检测SOBEL算子
共1页<1>
聚类工具0