您的位置: 专家智库 > >

胡东伟

作品数:7 被引量:7H指数:1
供职机构:中国电子科技集团公司第五十四研究所更多>>
发文基金:国防基础科研计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 7篇中文期刊文章

领域

  • 6篇电子电信
  • 1篇自动化与计算...

主题

  • 3篇移动通信
  • 3篇通信
  • 3篇路由
  • 2篇低密度奇偶校...
  • 2篇低密度奇偶校...
  • 2篇上网
  • 2篇片上网络
  • 2篇奇偶校验
  • 2篇奇偶校验码
  • 2篇网络
  • 2篇校验码
  • 2篇FPGA
  • 1篇导频
  • 1篇导频设计
  • 1篇低复杂度
  • 1篇低轨
  • 1篇低轨卫星
  • 1篇低轨卫星移动...
  • 1篇杏仁核
  • 1篇移动通信系统

机构

  • 7篇中国电子科技...
  • 3篇中央民族大学
  • 2篇北京交通大学
  • 1篇河北科技大学
  • 1篇石家庄二中

作者

  • 7篇胡东伟
  • 3篇雷岳俊
  • 3篇王力男
  • 1篇倪永婧
  • 1篇王力权
  • 1篇张勇
  • 1篇潘申富

传媒

  • 2篇中央民族大学...
  • 1篇电子与信息学...
  • 1篇西安电子科技...
  • 1篇舰船电子工程
  • 1篇信息通信
  • 1篇智能科学与技...

年份

  • 2篇2023
  • 2篇2022
  • 2篇2021
  • 1篇2016
7 条 记 录,以下是 1-7
排序方式:
极短突发传输的导频设计及捕获方法研究
2022年
极短突发传输在抗干扰通信、应急救生通信、北斗有源定位,以及物联网通信中具有广泛应用。然而,极短突发传输的持续时间短,可资利用的数据量少,因而同步困难(尤其低信噪比下)。因此,短突发传输的帧结构设计,存在很大的研究空间。论文针对高斯信道和瑞利多径信道,分别提出两种导频设计方案。这两种方案,都将频偏跟踪导频与同步捕获帧头合并,没有专门的同步捕获帧头,因而突发长度大大缩小。给出了所提导频方案下的同步捕获方案,仿真验证了所提方案的可行性。
胡东伟雷岳俊雷岳俊潘申富
关键词:导频捕获
时钟及面积优化的可配置片上网络路由器被引量:1
2022年
片上网络路由器是实现多核/众核互连的核心电路部件。在介绍同步先进先出缓存器和异步先进先出缓存器的实现电路架构和延迟特点以及片上网络及其路由器架构的基础上,提出了片上网络的时钟优化方案,给出了优化时钟方案下的路由器电路结构,并进行了实现。采用该时钟方案,片上网络路由器间的延迟得以减小。为降低先进先出缓存器的面积开销,进一步提出采用锁存器来实现同步或异步先进先出缓存器,解决了单时钟下的锁存器写问题。更进一步,给出了多个先进先出缓存器的共享实现方案。文章中的方案对开发低功耗嵌入式众核处理器具有直接指导意义。
胡东伟尚德龙张勇王力男
关键词:片上网络路由器
5G LDPC码译码器实现被引量:5
2021年
该文介绍了5G标准中LDPC码的特点,比较分析了各种译码算法的性能,提出了译码器实现的总体架构:将译码器分为高速译码器和低信噪比译码器。高速译码器适用于码率高、吞吐率要求高的情形,为译码器的主体;低信噪比译码器主要针对低码率、低信噪比下的高性能译码,处理一些极限情形下的通信,对吞吐率要求不高。分别对高速译码器和低信噪比译码器进行了设计实践,给出了FPGA综合结果和吞吐率分析结果。
胡东伟
关键词:低密度奇偶校验码译码器FPGA
低轨卫星移动通信系统的星上路由和星间链设计被引量:1
2016年
从分析铱星通信系统的特点出发,提出了一种系统用户位置管理、存储、更新的方案,并分析了其实现可行性。并由此得到一种简单的数据包路由策略。分析了星间链的多普勒特性,提出了星间链传输的帧结构设计方案。
王力权胡东伟
关键词:低轨卫星移动通信
大脑建模的理论框架及热点问题
2021年
理解大脑的工作原理是实现"终极"人工智能的重要途径。建模并验证模型的正确性是理解大脑工作原理的重要手段。首先概述大脑的实验研究方法和建模研究方法;然后给出大脑的框图模型,并以强化学习为核心介绍大脑建模的理论框架;最后给出目前亟待解决的几个热点问题,并讨论大脑建模与相关学科之间的关系。
胡东伟冯晓璐
关键词:大脑人工智能前额皮层海马杏仁核
5G LDPC编码器的低复杂度实现
2023年
针对5G LDPC编码因校验矩阵个数多、循环块大小取值多而导致编码器实现困难的问题,通过分析、优化由校验矩阵求取校验位的线性变换过程,提出一种面向片上系统(System-On-Chip,SoC)的编码器架构。在该架构下,编码器作为一个加速器,挂在主处理器的数据总线上。编码器包括控制器、基本图存储器、信息/校验位存储器、寄存器文件和3个运算器(移位器、求模器、加法器)。文中提出了基本图的存储方法和格式并对该编码器进行了FPGA实现。结果表明,该编码器具有低复杂度、中等吞吐率的特点。
雷岳俊王力男巴晓辉胡东伟
关键词:低密度奇偶校验码编码器FPGA
最短路径自适应路由的路径条数及可缓冲的数据包数目
2023年
在采用最短路径自适应路由方案的片上网络中,从源节点到目的节点具有多条可能的路径,采用最短路径有助于提高片上网络的效率。片上网络每一级路由器都能缓冲一定量的数据包,从源节点到目的节点的距离越远、路径数目越多,可缓冲的数据包数目越多。处理单元(Processing Element,PE)间数据传输需要的流量控制数据包越少,数据传输的效率越高。本文提出从源节点到目的节点可缓冲数据包数目的两种计算方法,并通过计算机搜索和仿真进行了验证。研究结果有助于提升对采用最短路径自适应路由的片上网络的行为的认识,从而设计更好的PE间数据传输方案。
胡东伟巴晓辉雷岳俊王力男
关键词:片上网络最短路径路由自适应路由
共1页<1>
聚类工具0