郭佳乐
- 作品数:7 被引量:10H指数:2
- 供职机构:西安邮电大学更多>>
- 发文基金:国家自然科学基金陕西省自然科学基金陕西省科技统筹创新工程计划项目更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 阵列处理器中簇内存储访问行列两级交换电路
- 簇内存储访问行列两级交换电路主要适用于上层为4*4个轻核处理单元PE组成的阵列处理器簇PEG,下层为4*4个512*16bit大小RAM块的阵列结构中,完成阵列处理器与分布式存储间高速数据交互访问,属于集成电路设计技术领...
- 蒋林郭佳乐山蕊朱筠谢晓燕刘镇弢张新
- 文献传递
- 阵列处理器中簇内存储访问行列两级交换电路
- 簇内存储访问行列两级交换电路主要适用于上层为4*4个轻核处理单元PE组成的阵列处理器簇PEG,下层为4*4个512*16bit大小RAM块的阵列结构中,完成阵列处理器与分布式存储间高速数据交互访问,属于集成电路设计技术领...
- 蒋林郭佳乐山蕊朱筠谢晓燕刘镇弢张新
- 文献传递
- HEVC去方块滤波中滤波边界的确定与实现被引量:4
- 2016年
- 针对HEVC中去方块滤波的边界确定问题,提出一种并行确定方法。该方法通过从每个8×8像素块提取出Depth、TransformIdx和PartMode等3个参数索引信息,给出去方块滤波边界的确定条件;基于动态可编程可重构体系结构,使用3个处理元来并行确定滤波边界。实验结果表明,该方法判断变换单元和预测单元边界的加速比是1个处理元的1.56倍,频率可达155.966MHz,有效降低了执行时间,提高视频编码效率。
- 蒋林杨倩邓军勇郭佳乐
- 视频阵列处理器数据访存电路的设计与实现
- 2017年
- 为了降低远程数据访问延迟,提高并行度,针对视频阵列处理器设计了一种远程数据访存电路,通过网络适配器将阵列处理器与路由网络相连实现远程数据的访存.通过Xilinx的ZC706系列FPGA开发板测试表明:该数据访存电路显著提高了远程数据的传送效率,并且与Intel 80核处理器的2D Mesh网络相比,可以降低1/3的通信延迟.
- 宋辉蒋林山蕊郭佳乐李雪婷
- 关键词:适配器路由器片上网络现场可编程门阵列
- 可重构视频阵列处理器簇内存储结构设计与实现被引量:2
- 2017年
- 提出了一种簇内高效并行访问存储结构.该结构采用"逻辑共享、物理分布"多个存储块并行存储的方法,实现了4×4视频阵列处理器的并行访问.实验结果表明,在无冲突情况下,该结构支持16个轻核处理元的同时读/写操作,最高频率200 MHz,访存峰值带宽6.25GB/s.最后对8×8二维离散余弦变换算法进行映射实现和性能比较发现,簇内存储结构能够为该算法提供312.2Msamples/s的数据访存带宽,相较于同类型阵列结构,执行周期数降低了31.67%,工作频率提高了一倍,访存带宽增加了192.60%.
- 郭佳乐蒋林山蕊崔朋飞武鑫
- 关键词:阵列处理器视频编解码
- 时钟共享多线程处理器存储结构的设计与实现
- 2017年
- 针对时钟共享多线程处理器(SMT_PAAG)中指令和数据存取速率的需求,提出了一种时钟共享多线程处理器交叉存储结构.该结构分为数据交叉存储和指令交叉存储,其中数据交叉存储实现了前向处理单元和多线程处理单元(Processing Element,PE)的数据交互、线程间数据交互以及线程内部数据存取;指令交叉存储实现了PE内部线程的指令存取.在FPGA上实现结果表明,该交叉存储结构能够满足多线程处理器对于指令和数据存取速率的需求,最高工作频率可达518.309 MHz.
- 李卯良李涛刘欢杨铮郭佳乐李明宋晨阳
- Qt建模仿真用户界面设计被引量:4
- 2016年
- 根据可编程可重构视频阵列处理器建模系统设计思路,分析了Qt在图形界面设计方面的优越性能,提出了一种在Windows环境下基于Qt的用户界面实现方案。结合实际开发过程,描述了建模仿真用户界面的整体结构设计及汇编器的设计方法。结果表明,该用户界面能够实现预期的功能且具有良好的交互性能。
- 王帅蒋林刘镇弢郭佳乐
- 关键词:图形用户界面QT进程通信汇编器