设计了一种应用于8位100 MHz采样频率流水线ADC的采样保持电路。采用电容翻转的主体结构及下级板采样技术,设计了使用共源共栅密勒补偿的两级运放。在不影响性能的前提下提出对传统栅压自举采样开关的改进方案,减小了栅压自举开关的面积。该采样保持电路采用CSMC0.18μm CMOS工艺,1.8 V电源电压进行设计。Spectre仿真并使用Matlab分析输出动态特性表明,电路达到了74.7 d B的无杂散动态范围(SFDR),信纳比(SINAD)为60.8 d B。
随着空间飞行器的电子设备向着小型化和集成化的方向发展,对综合电子系统提出了高性能、轻质化、集成化、小型化等要求。系统级封装(System in Package,SiP)已经成为重要的先进封装和系统集成技术,是未来空间飞行器综合电子系统小型化和多功能化的重要技术路线。介绍了国内外综合电子系统的发展现状和趋势,在分析空间飞行器对综合电子系统的需求基础上,对基于SiP技术的空间飞行器综合电子系统组成和关键技术进行了介绍,总结了基于SiP技术的综合电子系统的特点与优势。