李世杰
- 作品数:2 被引量:2H指数:1
- 供职机构:中航工业西安航空计算技术研究所更多>>
- 发文基金:中国人民解放军总装备部预研基金更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 一种高速SERDES抖动容限的高效仿真验证方法被引量:2
- 2015年
- 文中针对高速SERDES总线接收端的验证提出了一种抖动容限验证方法,有效降低了流片风险。由于受温度、布线、信道寄生的影响较大,高速SERDES需要保证在恶劣信道,尤其是大的抖动干扰时仍能稳定工作,设计阶段对接收电路抗抖动特性的评估是一个复杂的验证过程,鲜有报道。文中基于对PCIE,SRIO,FC等信道和协议的研究,提出一种快速高效的RX端抖动容限的验证评估方法。经验证采用该模型能方便准确地评估RX的特性,经电路流片后,实际测试表明,采用该方法评估的抖动容限结果与测试结果精确符合,可在设计阶段显著优化RX的性能,并大幅降低流片的风险。
- 邵刚田泽李世杰吕俊盛
- 关键词:SERDESCDR时钟恢复电路
- 基于PCI Express协议的高速Serdes时钟恢复电路验证设计
- 高速Serdes总线技术处于数据通信发展的前沿,其性能影响并限制PCI Express物理层的实现。本文在分析PCI Express协议的基础上,针对实现PCI Express协议中物理层的2.5G Serdes开展研究...
- 李世杰田泽邵刚
- 关键词:SERDESCDR时钟恢复电路
- 文献传递