您的位置: 专家智库 > >

李伟

作品数:11 被引量:7H指数:2
供职机构:西安微电子技术研究所更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术文化科学电子电信更多>>

文献类型

  • 7篇期刊文章
  • 4篇专利

领域

  • 7篇自动化与计算...
  • 1篇电子电信
  • 1篇文化科学

主题

  • 4篇功耗
  • 3篇低功耗
  • 2篇译码
  • 2篇折点
  • 2篇指令CACH...
  • 2篇数字万用表
  • 2篇万用表
  • 2篇流水化
  • 2篇开关
  • 2篇开关量
  • 2篇控制器
  • 2篇计算机
  • 2篇计算机安装
  • 2篇渐开线
  • 2篇铰接
  • 2篇供电控制
  • 2篇分度机构
  • 2篇CACHE设...
  • 2篇齿轮
  • 2篇齿轮机构

机构

  • 11篇西安微电子技...
  • 1篇西北工业大学

作者

  • 11篇李伟
  • 6篇沈绪榜
  • 3篇张洵颖
  • 3篇肖建青
  • 2篇贺占庄
  • 2篇成龙
  • 2篇刘泽响
  • 2篇刘帅
  • 1篇崔媛媛
  • 1篇赵宁
  • 1篇周国昌
  • 1篇车德亮
  • 1篇肖潇

传媒

  • 2篇微电子学与计...
  • 1篇华中科技大学...
  • 1篇计算机工程与...
  • 1篇小型微型计算...
  • 1篇计算机测量与...
  • 1篇计算机技术与...

年份

  • 1篇2024
  • 1篇2022
  • 1篇2020
  • 1篇2019
  • 4篇2015
  • 1篇2013
  • 2篇2006
11 条 记 录,以下是 1-10
排序方式:
一种牵引辊定长传送分度机构
本发明公开了一种牵引辊定长传送分度机构,包括握柄、渐开线凸轮、缺口轮和限位销;所述渐开线凸轮的渐开线起点半径最小,终点半径最大,起点连接U型槽一端,另一端连接有直线段一端,直线段另一端与终点连接;缺口轮与渐开线凸轮同轴贴...
徐宏坤贺占庄李伟
文献传递
一种(50,32)BCH码高速并行编译码器设计被引量:3
2013年
针对太空环境的实际应用,为了满足32bit数据纠二检四,选用(50,32)BCH缩短码来实现.为了克服BCH编译码电路硬件结构复杂、计算周期长的缺点,对BCH码的编码和译码过程进行了研究,提出了一种求共有表达式的贪婪算法,使编码器与译码中求伴随式部分并行化设计后面积开销最小.通过使用直接译码算法求错误位置多项式,并去掉了复杂的除法操作,提高了译码器的效率.在SMIC 130nm的标准CMOS工艺下进行综合,结果表明:编码器的关键路径延迟约为1.10ns,而译码器只需4.91ns.
崔媛媛张洵颖沈绪榜李伟
关键词:译码器纠错码BCH码单粒子翻转
一种组合延迟槽和预译码技术的新型分支预测器被引量:2
2015年
分支预测是现代微处理器普遍用于提高指令吞吐率的关键技术,随着处理器性能需求的不断增长,分支预测结构越来越复杂,其功耗问题也日益突出.针对SPARC V8架构嵌入式处理器的结构特点和应用需求,设计了一种基于延迟槽的动态分支预测器,以此来提高处理器的预测性能;另外,通过分析动态预测器的几种设计空间,提出采用预译码机制来消除无效访问的电路结构,从而降低预测器的功耗开销.该设计在SMIC 0.13μm工艺下实现,分支预测准确度相比于之前的静态算法提高了21%,动态预测器本身的功耗降低了58%,而整个处理器的面积仅增加1.73%.结果表明,这种组合延迟槽和预译码技术的分支预测思想对SPARC处理器的性能和功耗都达到了很好的优化效果.
肖建青沈绪榜李伟张洵颖
关键词:SPARC低功耗
基于HEXBS算法的运动估计器的设计
2006年
运动估计是视频压缩中最重要的环节。文中讨论了运动估计的基本原理,深入分析了HEXBS搜索算法及其特点与设计难点,设计了一种满足MPEG-4 SP@L1标准的全并行结构的高速运动估计电路,并通过FPGA验证,系统时钟频率达到30MHz,性能达到了实时编码的要求。
肖潇李伟沈绪榜
关键词:MPEG-4编码视频压缩
一种航空发动机控制器的自动化测试装置及方法
本发明一种航空发动机控制器的自动化测试装置及方法,计算机安装模数转换板、数模转换板、数字量输入板和串口通讯板,适配板集成有供电控制与检测电路、转速传感器模拟电路、温度传感器模拟电路、压力传感器模拟电路、测试通道选通电路和...
田荣庆石磊刘帅李伟成龙刘泽响
一种面向超标量处理器的低功耗指令Cache设计
2015年
针对超标量结构中多体并行的流水化指令Cache提出了三种低功耗优化策略,首先是基于Cache路的条件放大技术,它根据标志匹配结果来关闭无关路中敏感放大器对存储阵列的驱动输出;其次是基于Cache行的动态电压调节技术,它只对当前访问的Cache行提供正常的操作电压,而其他Cache行都处于低电压休眠状态;最后是基于短循环程序的指令回收技术,它通过重复利用过期指令来减少对Cache的冗余访问.实验表明,这个低功耗设计在SPEC和PowerStone基准程序下可以将指令Cache的总功耗分别降低72.4%和84.3%,而处理器的IPC损失分别只有1.1%和0.8%,并且不会带来任何时序开销.
肖建青李伟张洵颖沈绪榜
关键词:超标量动态电压调节
基于流水化和滑动窗口结构的低功耗指令Cache设计
2015年
嵌入式处理器中Cache的应用极大地提高了处理器的性能,同时Cache,尤其是指令Cache功耗占据了处理器很大一部分功耗,关闭不必要的tag SRAM和data SRAM的访问,可以极大地降低功耗。提出了一种流水化的指令Cache访问机制,关闭不必要的data SRAM的访问;并且通过记录指令Cache行的信息和预测下一行的Cache形成一个Cache行滑动窗口,关闭不必要的tag SRAM访问。所提出的方法没有性能损失,在SMIC 90nm工艺下进行功耗分析,其指令访问的功耗降低50%。
李伟肖建青
关键词:指令CACHE低功耗流水化CPU
一种牵引辊定长传送分度机构
本发明公开了一种牵引辊定长传送分度机构,包括握柄、渐开线凸轮、缺口轮和限位销;所述渐开线凸轮的渐开线起点半径最小,终点半径最大,起点连接U型槽一端,另一端连接有直线段一端,直线段另一端与终点连接;缺口轮与渐开线凸轮同轴贴...
徐宏坤贺占庄李伟
文献传递
一种面向嵌入式处理器的昏睡子块唤醒方法
2015年
针对嵌入式处理器中日益明显的指令Cache漏功耗,提出了一种基于当前指令状态标志位的分支预测和返回目标寄存器映射的昏睡子块唤醒方法;该方法根据处理器执行过程中指令状态位提前判断分支指令的目标子块,同时设计了一种返回地址目标寄存器映射的结构,提前判断函数返回指令的目标子块。在消除唤醒延迟带来的性能损失基础上,提高了处理器的性能;通过实验对比,该方法可以减小36%的指令Cache静态功耗,同时处理器性能平均有13%的提高。
李伟沈绪榜
关键词:CACHE
高性能LS-DSP的逻辑设计与低功耗设计被引量:2
2006年
LS-DSP是面向数据密集型和控制密集型处理应用的需要,而开发的高性能数字信号处理器。本文主要介绍LS-DSP内有特点的逻辑设计技和低功耗设计技术。LS-DSP采用0.18ΜMCMOS工艺制造,集成度为1000万器件,芯片面积5×5MM2,主频为120MHZ,典型应用的平均动态功耗为325.084MW。
车德亮周国昌李伟赵宁沈绪榜
关键词:数据路径ALU地址产生器海明距离
共2页<12>
聚类工具0