您的位置: 专家智库 > >

马烨

作品数:2 被引量:4H指数:1
供职机构:华南理工大学电子与信息学院更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 2篇转换器
  • 2篇温度计
  • 1篇数字模拟转换...
  • 1篇模拟转换器
  • 1篇版图
  • 1篇D/A转换
  • 1篇D/A转换器

机构

  • 2篇华南理工大学

作者

  • 2篇李斌
  • 2篇马烨

传媒

  • 1篇微电子学
  • 1篇中国集成电路

年份

  • 1篇2011
  • 1篇2010
2 条 记 录,以下是 1-2
排序方式:
一种高精度低成本10位D/A转换器的设计与实现被引量:3
2011年
设计了一个采用UMC 0.35μm工艺的高精度、低成本10位D/A转换器电路。该电路对电阻匹配系数要求与7位D/A转换器相同,在相同精度要求下有效减小了版图面积,降低了设计难度和生产成本。最后,在版图上采用新颖的排列方式,进一步减小了温度等因素的影响。该D/A转换器的DNL为-0.2^+0.2,INL为-0.6^+0.6。设计的电路模块已成功应用于商用驱动芯片。
马烨李斌
关键词:D/A转换器
一个高精度、低成本10位数字模拟转换器的设计与实现被引量:1
2010年
随着集成技术的日益发展,高精度的数字模拟信号转换器模块(DAC)已经是许多芯片中不可或缺的模块。影响数模转换精度关键的因素之一是电阻的匹配程度。本文详细地描述和实现了一个采用UMC0.35μm工艺的高精度、低成本的10位DAC的设计电路,该电路对电阻匹配系数要求与7位DAC的要求相同,对工艺、版图精度的要求降低了8倍,在相同精度要求下有效减小了版图面积,降低了设计难度和生产成本。最后在版图上采用新颖的排列方式,进一步降低了温度等因素的影响。本文设计的DAC的精度为DNL范围在-0.2~+0.2,INL范围在-0.6~+0.6。该模块已经成功应用在某些驱动芯片中。
马烨李斌
关键词:数字模拟转换器版图
共1页<1>
聚类工具0