您的位置: 专家智库 > >

于小燕

作品数:2 被引量:10H指数:2
供职机构:江苏大学电气信息工程学院更多>>
发文基金:江苏省科技成果转化专项资金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 2篇基于FPGA
  • 1篇动态目标跟踪
  • 1篇阵列
  • 1篇帧内预测
  • 1篇视觉跟踪
  • 1篇视频
  • 1篇视频编码
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇门阵列
  • 1篇目标跟踪
  • 1篇可编程门阵列
  • 1篇NIOS
  • 1篇VERILO...
  • 1篇H.264
  • 1篇H.264帧...
  • 1篇II

机构

  • 2篇江苏大学

作者

  • 2篇赵不贿
  • 2篇吴长江
  • 2篇郑博
  • 2篇于小燕

传媒

  • 1篇电视技术
  • 1篇电子技术应用

年份

  • 2篇2010
2 条 记 录,以下是 1-2
排序方式:
基于FPGA的H.264帧内预测算法研究被引量:3
2010年
采用FPGA以并行处理方式实现了H.264的帧内预测。系统被划分成多个功能模块,采用层次化、模块化的设计思想,并采用流水线结构和乒乓操作来提高系统的并行性、运行速度和总线利用率。所有模块用Verilog语言设计,由Modelsim仿真和集成开发环境ISE9.1综合,最后通过Spartan3E开发板进行实验验证。仿真结果表明,该设计能够很好地满足实时性要求。
于小燕赵不贿郑博吴长江
关键词:视频编码帧内预测H.264现场可编程门阵列
基于FPGA的动态目标跟踪系统设计被引量:7
2010年
为了解决基于PC机的视频动态目标跟踪实时性瓶颈问题,设计出一种基于FPGA的动态目标跟踪系统。设计遵循图像处理金字塔模型,针对低层和中层算法简单、数据量大且存在一定并行性等特点采用FPGA硬件实现,而高层较复杂算法使用Nios Ⅱ软核进行C语言编程。整个设计采用Verilog-HDL对算法完成建模与实现,并在QUARTUS Ⅱ上进行了综合、布线等工作,最后以Altera公司的DE2开发板为硬件平台实现了整个系统。
吴长江赵不贿郑博于小燕
关键词:视觉跟踪VERILOG-HDLNIOSII
共1页<1>
聚类工具0