您的位置: 专家智库 > >

高迎彬

作品数:4 被引量:17H指数:3
供职机构:第二炮兵工程学院更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术机械工程电子电信更多>>

文献类型

  • 4篇中文期刊文章

领域

  • 2篇机械工程
  • 2篇自动化与计算...
  • 1篇电子电信

主题

  • 3篇FPGA
  • 2篇核设计
  • 2篇IP核
  • 2篇IP核设计
  • 2篇MIL-ST...
  • 1篇电路
  • 1篇电路板
  • 1篇电路板设计
  • 1篇调平
  • 1篇调平系统
  • 1篇印制电路
  • 1篇印制电路板
  • 1篇硬件
  • 1篇嵌入式
  • 1篇抗干扰
  • 1篇基于FPGA
  • 1篇惯性平台

机构

  • 4篇第二炮兵工程...

作者

  • 4篇何华锋
  • 4篇胡昌华
  • 4篇高迎彬
  • 3篇申志永
  • 2篇吕永佳

传媒

  • 2篇电子测量技术
  • 1篇现代电子技术
  • 1篇电子设计工程

年份

  • 4篇2011
4 条 记 录,以下是 1-4
排序方式:
基于BU-61865的1553B总线硬件电路板设计被引量:3
2011年
针对1553B总线对于传输信号抗干扰方面的严格要求,首先分析了DDC公司推出的1553B协议芯片BU-61865的工作原理;然后提出了变压器耦合方式的选择原则;其次分析印制电路板布局与布线以及电源纹波的处理等一系列在设计硬件电路时应该注意的问题,并给出了有效地解决方案;最后基于这些原则设计了一套1553B总线电路板。实验表明,采用此方法设计的电路具有较强的抗干扰性,能够有效地降低1553B总线传输的误码率,保证了系统的可靠性。
高迎彬胡昌华何华锋申志永吕永佳
关键词:印制电路板抗干扰
MIL-STD-1553B总线接收器IP核设计被引量:9
2011年
为了自主研发MIL-STD-1553B接口芯片,采用自顶向下的方法设计了1款专用的总线接收器IP核;使用VHDL语言书写发送器程序代码,通过FPGA平台对发送器进行了测试;结果表明,接收器的逻辑功能达到了设计要求,时序指标完全符合协议规范,实现了总线接收器的功能,具有消耗逻辑单元少的特点。
申志永胡昌华何华锋高迎彬
关键词:MIL-STD-1553BIP核FPGA
基于FPGA的惯性平台嵌入式调平系统设计被引量:4
2011年
嵌入式调平系统是惯性平台"三自(自主功能检测、自主误差标定、自主初始对准)"技术发展首先要解决的问题。在深入研究了某型号惯性平台调平原理的基础上,设计了1套全新的嵌入式调平系统。该系统主要是通过AD650采集失调电压信号,然后送入FPGA进行分析处理,最后通过施矩施矩电路的工作来实现惯性平台的调平。实验表明此系统不仅能够满足调平系统的各项指标要求,而且具有体积小,成本低,自动化程度高等优点,适用于多种类型的惯性平台。
高迎彬胡昌华何华锋梅冰吕永佳
关键词:惯性平台调平系统FPGA
MIL-STD-1553B总线发送器IP核设计被引量:1
2011年
为了开发具有自主产权的MIL-STD-1553B接口芯片,采用自顶向下的方法设计了一款专用的总线发送器IP核;通过自顶向下的方法完成系统设计与模块设计,使用VHDL语言书写发送器程序代码,以FPGA为平台对发送器进行了测试。结果表明,发送器的逻辑功能达到了设计要求,时序指标完全符合协议规范,实现了总线通信,具有消耗逻辑单元少的特点。
申志永胡昌华何华锋高迎彬
关键词:MIL-STD-1553BIP核FPGA
共1页<1>
聚类工具0