您的位置: 专家智库 > >

郭琦

作品数:2 被引量:0H指数:0
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家自然科学基金国家高技术研究发展计划中国科学院战略性先导科技专项更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 1篇期刊文章
  • 1篇会议论文

领域

  • 2篇自动化与计算...

主题

  • 1篇点乘
  • 1篇电路
  • 1篇多核
  • 1篇形式化
  • 1篇形式化验证
  • 1篇运算电路
  • 1篇自动化
  • 1篇核系统
  • 1篇BDD

机构

  • 2篇中国科学院
  • 1篇中国科学院研...

作者

  • 2篇郭琦
  • 1篇陈天石
  • 1篇刘道福
  • 1篇陈博文
  • 1篇沈海华

传媒

  • 1篇高技术通讯
  • 1篇第六届中国测...

年份

  • 1篇2015
  • 1篇2010
2 条 记 录,以下是 1-2
排序方式:
浮点乘加部件的自动化形式验证
浮点运算部件的功能验证是处理器设计验证中重要的一环.相对于传统的模拟仿真方法,形式化方法具有验证完备且时间短的优点.文章给出了一种浮点秉加部件的形式化验证方法.该方法基于BDD和PHDD,将设计分为三部分多种情况分别验证...
陈博文郭琦沈海华
关键词:形式化验证运算电路BDD
文献传递
一种无目录的共享高速缓存一致性协议
2015年
针对使用目录记录各共享缓存块在各核心的私有备份信息的多核和众核并行系统共享高速缓存一致性协议因使用目录造成性能下降的问题进行了研究。研究发现,实际应用的多核和众核系统可以不存储共享缓存块的共享信息,因为多核和众核系统大都采用弱一致性协议,根据这种协议,某个核心的写操作不需要立即被其他核心观察到,可以延迟到下一个同步点观察到。基于这一发现,提出了一种不用记录共享信息的无目录的(DirectoryLess)共享高速缓存(Shared cache)一致性协议,简称DLS协议。该协议通过在同步点对不确定是否被其他核心更改的缓存块主动无效的方法,在不需要存储共享信息的目录的情况下来保证多核系统符合弱一致性。用并行程序测试集SPLASH-2对一个16核处理器进行了试验,试验结果表明,相比基于目录的MESI协议,DLS不仅可以完全消除目录及其电路面积,而且可平均提高11.08%的程序性能,减少28.83%的片上网络通讯,以及减少15.65%的功耗。而这一切,只需要改变处理器的设计,并不需要改变编程语言和编译器,因此,该协议无需更改或重新编译即可以兼容现有的代码。
刘道福陈天石郭琦
共1页<1>
聚类工具0