您的位置: 专家智库 > >

赵斐

作品数:22 被引量:49H指数:4
供职机构:解放军理工大学更多>>
发文基金:国家自然科学基金国家教育部博士点基金更多>>
相关领域:电子电信文化科学理学天文地球更多>>

文献类型

  • 14篇期刊文章
  • 2篇会议论文
  • 2篇专利

领域

  • 11篇电子电信
  • 4篇文化科学
  • 1篇天文地球
  • 1篇理学

主题

  • 6篇电路
  • 5篇锁相
  • 5篇锁相环
  • 4篇教学
  • 3篇带隙基准
  • 2篇带隙基准电压
  • 2篇带隙基准电压...
  • 2篇低功耗
  • 2篇电路课
  • 2篇电路课程
  • 2篇电压源设计
  • 2篇学法
  • 2篇压控
  • 2篇压控振荡器
  • 2篇振荡器
  • 2篇双模
  • 2篇双模分频器
  • 2篇听觉模型
  • 2篇通信
  • 2篇通信电子

机构

  • 18篇解放军理工大...
  • 4篇东南大学

作者

  • 18篇赵斐
  • 16篇徐勇
  • 7篇关宇
  • 4篇吴元亮
  • 3篇孙峥
  • 3篇王志功
  • 2篇徐志军
  • 2篇胡澄
  • 2篇乔庐峰
  • 2篇林莹
  • 2篇陈加清
  • 2篇闵锐
  • 2篇阎小静
  • 1篇郭飞
  • 1篇何敏
  • 1篇周璧华
  • 1篇吴其前
  • 1篇肖红军
  • 1篇石会
  • 1篇唐路

传媒

  • 4篇解放军理工大...
  • 3篇工业和信息化...
  • 2篇中国集成电路
  • 1篇Journa...
  • 1篇电气电子教学...
  • 1篇固体电子学研...
  • 1篇微电子学
  • 1篇电子设计应用
  • 1篇全国青年通信...

年份

  • 3篇2015
  • 2篇2014
  • 1篇2012
  • 1篇2010
  • 2篇2009
  • 3篇2006
  • 1篇2005
  • 2篇2004
  • 2篇2003
  • 1篇2002
22 条 记 录,以下是 1-10
排序方式:
辐射状接地体冲击接地阻抗特性的实验被引量:6
2010年
为了研究辐射状接地体的冲击接地特性,用实验的方法得到了2种辐射状接地体的冲击接地阻抗TGR(transient grounding resistance)。实验所用接地体,其一,由8根长2m的钢筋组成米字形接地体;其二,由4根长4m的钢筋组成十字形接地体,材料均为10钢筋,埋深0.6m。实验时高压脉冲发射器经接地体入地点放电,由脉冲电流传感器和脉冲电压传感器测得的信号经光纤传输系统传送至多路数字示波器,根据同步记录、存储的波形,计算得出了冲击接地阻抗波形。实验结果表明,在实验冲击电流下,米字形接地体的冲击接地阻抗呈现明显的容性特征,而十字形接地体的冲击接地阻抗容性特征不明显;冲击接地阻抗时域波形的稳定值与工频接地电阻的理论值非常接近。
陈加清周璧华赵斐郭飞黄小方
关键词:冲击接地阻抗光纤测量数字滤波
自启动高匹配带隙基准电压源芯片设计
本发明公开一种新型自启动高匹配带隙基准电压源芯片设计电路,该电路一方面可以确保电源上电时每次可以安全启动,防止极端情况下电路平衡方程出现的零解,造成基准电压源偶尔无法启动的事故发生,另一方面,本发明改进电路相比传统电路,...
徐勇郑旭东赵斐孙峥吴元亮石会林莹
文献传递
“程序设计基础”翻转课堂教学模式设计被引量:3
2015年
信息技术与课程教学的深入融合,促进了新的教学模式的产生。翻转课堂作为国内外教育改革的一种崭新模式,为教与学的进一步发展提供了新的思路。本文在介绍翻转课堂基本概念的基础上,对目前的翻转课堂教学模式进行了分析比较,针对"程序设计基础"的课程特点,构建了基于翻转课堂的教学模式,最后对具体实施的过程和效果进行了思考与总结。
赵斐吴其前杨吉斌徐勇
关键词:程序设计基础教学模式
GHz波段跳频锁相环关键技术研究
2006年
介绍了一种除低通滤波器片外单片集成锁相环(Phase-LockedLoop,PLL)频率综合器设计。整个设计对压控振荡器、双模预分频器(Dual-ModulusPrescaler,DMP)与电荷泵(ChargePump,CP)等锁相环关键模块分别作了优化与改进,提高了各项设计性能。压控振荡器(VoltageControlledOscillator,VCO)输出最高频率为1.25GHz时相位噪声为-118.43dBc/Hz@1MHz,VCO调谐范围为250MHz。双模预分频器实现了高精度低抖动低功耗设计,双模预分频器分频输出118.3MHz时,峰峰抖动小于20ps而功耗仅3.2mA。
徐勇王志功关宇赵斐阎小静何敏孙峥聂典
关键词:锁相环压控振荡器频率综合器频率合成器跳频双模分频器
应用于NRZI码时钟和数据恢复的CMOS模拟锁相环设计技术
2003年
本文介绍一种应用于 NRZI 码时钟和数据恢复(Clock and Data Recovery---CDR)的 CMOS 模拟锁相环(Phase Locked Loop---PLL)设计技术。该技术方案应用面广,在综合生成多种输出频率的同时,进一步还可以应用于 NRZI 码(None-Return-Zero of Invert Code)流同步时钟的提取与恢复。经 HSPICE 仿真,该电路具有功耗低,相位抖动小,抗电源噪声能力强的特点。
徐勇徐志军赵斐潘亮
关键词:CDRPLL
SAFIR/FLITS闪电监测系统
雷电监测是一种新的气象服务内容。本文首先对当前国内外所采用的若干雷电探测技术及方法进行了综述,评述了各种方法的优缺点。然后根据最新的资料,介绍了SAFIR/FLITS系统的组成及工作原理,讨论了对该闪电监测系统探测效能的...
赵斐陈加清
关键词:闪电
文献传递
PESQ算法及应用
本文介绍了基于听觉模型的PESQ(Perceptual evaluation of speech quality)客观音质评价方法,它适用于更宽的网络环境,包括模拟连接、编解码、包丢失和时延变化.有着更为广泛的应用.
赵斐徐勇成立新
关键词:听觉模型感知模型语音信号处理PESQ算法
文献传递
高精度低功耗带隙电压源设计
2006年
设计了一种集成电路中带隙电压参考源。作为IP核集成应用于单芯片集成电路中,提供与温度及电源电压无关的1.22V电压参考基准。为克服半导体器件本身固有的温度特性,采用正负温度系数相互抵消的方法,设计实现了零温度系数的电压参考源。设计表明,在-45~125℃温度范围内,输出电压温度系数仅为7ppm/℃,电源抑制比为-75dB。在5V电源电压作用下功耗电流为133μA,整个IP核芯片面积为285μm×285μm,采用0.6μm标准CMOS工艺实现。
徐勇关宇赵斐肖红军阎小静
关键词:知识产权核运算放大器启动电路
一种以频率综合器为范例的IC教学法探索
2005年
一个成功流片的锁相环 ( PL L)型频率综合器范例 ,被引入非微电子专业学员集成电路设计教学中。让学员掌握集成电路设计基础知识的同时 ,能够实际体验模拟与数字集成电路设计的流程 ,有助于提高解决问题的能力。实践表明教学效果良好。
赵斐徐勇
关键词:锁相环频率综合器集成电路设计
“通信电子电路”课程SPOC建设初探被引量:3
2015年
本文结合目前广泛开展的在线教学资源建设以及翻转课堂教学理念,以通信电子电路课程为实践对象,初步摸索探究了校内SPOC建设方法与经验,通过线上与线下,课前、课中与课后教与学方法的摸索创新,经过1学期的教学实践,获得了良好的教学效果。
徐勇吴元亮闵锐赵斐马丽梅丁伟林莹
关键词:在线教学资源建设
共2页<12>
聚类工具0