王俊博
- 作品数:10 被引量:11H指数:2
- 供职机构:电子科技大学成都学院更多>>
- 相关领域:电子电信电气工程更多>>
- 无线耳机(简约)
- 1.本外观设计产品的名称:无线耳机(简约)。;2.本外观设计产品的用途:用于耳机。;3.本外观设计产品的设计要点:在于产品的形状、色彩及其结合。;4.最能表明设计要点的图片或照片:立体图。;5.请求保护的外观设计包含色彩...
- 王俊博
- 10位SAR ADC的版图设计
- 2015年
- 集成电路版图设计是电路设计中最重要的部分之一,它是整个集成电路设计的最终结果,版图设计直接影响到制造成本、成品率等,本文设计了一个基于0.18μm CMOS工艺的10位SAR ADC的版图电路,版图面积为37μm×40μm。
- 王俊博
- 关键词:CMOS工艺ADC版图
- 关于FPGA的电子密码锁系统的设计被引量:2
- 2019年
- 设计人员在进行电子密码锁系统设计时,设计人员要根据社会发展的实际需求进行设计,对FPGA器件进行详细了解,以便有效提升密码锁的安全性,避免电子密码锁出现开锁密码泄露的情况。本文就FPGA的电子密码锁系统的设计进行研究,以期能够有效提升,电子密码锁的可靠性。
- 王俊博
- 关键词:FPGA电子密码锁
- 一种适用于CMOS图像传感器的ADC模块设计被引量:4
- 2022年
- 针对移动终端图像处理传感器对速度和精度的高要求,设计了一种CMOS图像传感器(CIS)的10 bit的ADC模块,在该模块的DAC单元,采用基于多级电流镜的电流型DAC电路的设计,以提高响应速度,同时采用多重采样的方式抑制电路本身的噪声比;在比较器单元,采用了并列开环多级比较器的设计,以达到芯片对速度的要求;在计数器单元,用格雷码进行计数编码,同时对编码结果以阵列的方式进行高速锁存。电路使用SMIC 65 nm的工艺进行设计验证,测试结果表明在500 MHz的工作频率下,ADC的DNL为0.787~1.192LSB,INL为–0.0548%~0.0608%,有效位数为10 bit。
- 杨建军王俊博王俊博
- 关键词:CMOS图像传感器DAC电路电流镜格雷码
- 浅谈高速数字电路中的信号完整性设计
- 2016年
- 本文主要针对高速数字电路中的信号如何进行完整性设计进行了分析,要想对其进行详尽的分析,首先就要对相关的基本概念加以一定的认识,并且在此基础上,找出反射产生的原因,这样才能有目的性的找出解决方案,让信号设计变得更加完善,希望通过本文的论述能够为相关人士在今后的设计工作提供一定的帮助,更好的发展高速数字电路。
- 王俊博
- 关键词:信号完整性高速数字电路
- 基于FPGA的简易数字频率计设计被引量:1
- 2020年
- 主要介绍基于FPGA实现数字频率计的几种方法以及数字频率计的基本工作原理,并且利用Verilog语言在Quartus II软件上进行了仿真,本文介绍的数字频率计具有原理简单、成本低、易于实现等优点。
- 王俊博
- 关键词:FPGA
- 一种应用于10位SAR ADC的高精度比较器电路设计被引量:1
- 2019年
- 伴随集成电路技术的进步,数字通信工程的应用越来越成熟,其中将模拟信号转换为数字信号的模数转换器,也就是人们常说的ADC,在数字通信工程中起着至关重要的作用。模数转换器的规格种类有很多,其中逐次逼近型的模数转换器(SAR ADC)应用范围更为广泛,具有转换精度高、消耗功率低、小巧方便且高效率输出数据等特点。在SAR ADC中,比较器是其核心零件,比较器的精度将直接影响SAR ADC的性能。本文就比较器结构的选取、具体电路设计及电路仿真与分析等方面进行了详细说明。
- 王俊博
- 关键词:ADC电路设计
- FPGA器件设计技术发展综述被引量:1
- 2013年
- 现场可编程门阵列(FPGA)器件的研制是一个面向应用、技术密集、不可垄断、资金密集的技术体系,随着社会各生产领域应用需求的多样化发展,这一器件的设计技术也面连着一次又一次的革新。本文从现场可编程门阵列(FPGA)的概念入手,回顾了其过去发展历程,并就其当前主流现场可编程门阵列(FPGA)器件的前沿设计技术进行总结,为其日后发展做出了展望。
- 王俊博
- 关键词:现场可编程门阵列可编程器件