您的位置: 专家智库 > >

张冬苓

作品数:5 被引量:3H指数:1
供职机构:天津大学电子信息工程学院更多>>
发文基金:国家自然科学基金辽宁省教育厅高等学校科学研究项目博士科研启动基金更多>>
相关领域:电子电信电气工程更多>>

文献类型

  • 3篇期刊文章
  • 1篇学位论文
  • 1篇专利

领域

  • 3篇电子电信
  • 1篇电气工程

主题

  • 3篇电荷
  • 3篇图像
  • 3篇图像传感器
  • 3篇感器
  • 3篇CMOS图像
  • 3篇传感
  • 3篇传感器
  • 2篇电荷转移
  • 2篇光电
  • 2篇光电二极管
  • 2篇二极管
  • 2篇暗电流
  • 2篇CMOS图像...
  • 1篇电路
  • 1篇电容
  • 1篇电势
  • 1篇多链路
  • 1篇栅极
  • 1篇偏置
  • 1篇偏置电压

机构

  • 5篇天津大学
  • 1篇辽宁大学

作者

  • 5篇张冬苓
  • 3篇姚素英
  • 3篇徐江涛
  • 2篇徐超
  • 2篇高志远
  • 1篇高静
  • 1篇孙权
  • 1篇曹军
  • 1篇韩立镪
  • 1篇史再峰
  • 1篇刘兴辉

传媒

  • 2篇传感技术学报
  • 1篇辽宁大学学报...

年份

  • 1篇2014
  • 4篇2013
5 条 记 录,以下是 1-5
排序方式:
四管像素满阱容量影响因素研究被引量:3
2013年
在分析光电二极管电容、浮空节点电容以及电荷转移效果这三方面影响满阱容量的基础上,着重讨论了最重要的光电二极管电容对满阱容量的影响,建立了满阱容量的计算模型。将测试结果与模型公式进行拟合,可以预估像素的满阱容量,指导像素设计。为了提高四管像素的满阱容量,提出在钳位光电二极管与浮空节点之间增加P型注入层稳定阱容量的方法。增加P型注入层可以大幅减小积分时间内光电二极管中储存的光生电子向浮空节点方向的泄漏,从而有效稳定阱容量。测试结果表明,在多种工艺条件下,像素的满阱容量从基本可以忽略提升至十万个电子的量级。
孙权姚素英徐江涛徐超张冬苓
关键词:CMOS图像传感器
提高电荷转移效率减小暗电流的像素结构及其工作方法
一种提高电荷转移效率减小暗电流的像素结构及其工作方法,有光电二极管PD的N端连接传输晶体管TX的源极,光电二极管PD的P端接地,传输晶体管TX的漏极、复位晶体管RST的源极、源跟随晶体管SF的栅极以及浮扩散区FD的一端相...
姚素英张冬苓徐江涛史再峰高静高志远
文献传递
TDI型CMOS图像传感器像素性能优化
由于CMOS图像传感器与CCD图像传感器相比存在很大的优势,例如低功耗、低成本、数据随机存储以及高速成像等,使其市场占有份额大于CCD图像传感器。时间延迟积分型图像传感器是一种特殊的线阵图像传感器,但它优于普通线阵图像传...
张冬苓
关键词:暗电流电荷转移
文献传递
PCI Express多链路的De-Skew逻辑设计
2014年
对于PCI Express(PCIE)多链路通道来说,发送端使用相同的时钟源同时发送数据时,通常会出现相位偏移(skew)的问题.解决链路中的相位偏移问题,能够保证所有链路中的接收端同时接收并正确处理接收到的数据,这在高速多链路串行电路中尤为重要.我们提出了一种De-skew逻辑电路,并说明了如何利用计数器来计算skew的大小、如何利用选择器控制数据是否经过缓存器,以及所组成的逻辑电路是如何消除链路中的skew;该逻辑设计已通过RTL级仿真和FPGA验证,仿真与验证的结果与预期结果完全符合,充分表明该逻辑设计能够完全解决链路的skew现象.与国外解决skew的方案对比表明,所设计的辑电路具有全面性,优越性和实用性.
刘兴辉姜长仁张冬苓曹军罗烨辉
关键词:相位偏移多链路逻辑电路
大尺寸像素电荷转移的优化方法
2013年
为了提高CMOS图像传感器大尺寸像素的电荷转移效率,消除图像拖尾,通过对像素内电荷转移的RC模型分析,提出一种优化电荷转移的方法。从工艺和版图两方面进行优化,工艺方面是在N埋层的形成步骤中增加一步P型杂质注入,使光电二极管内存在电场,增强电荷转移;版图方面是优化光电二极管的版图为U型,使传输栅伸进光电二极管内尽量长,减少RC模型的传输级数,提高电荷转移效率。与传统像素相比,工艺和版图的优化使电荷转移效率分别提高了2倍和3.3倍,转移时间也分别缩短到传统像素结构的26%和30%左右。对传统像素结构进行工艺和版图同时优化则使电荷转移效率提高了9.5倍。
张冬苓姚素英徐江涛徐超高志远韩立镪
关键词:CMOS图像传感器
共1页<1>
聚类工具0