史林森
- 作品数:6 被引量:11H指数:2
- 供职机构:国防科技大学更多>>
- 发文基金:国家自然科学基金更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- DDR3系统混合建模与协同仿真被引量:2
- 2012年
- DDR3存储器已经成为目前服务器和计算机系统的主流应用,虽然DDR3采用双参考电压、片上校准引擎、动态ODT、fly-by拓扑以及write-leveling等技术在一定程度上提高了信号完整性,但设计实现高数据率仍然比较困难.针对某自研处理器及服务器主板设计,采用混合建模方法,建立了由芯片I/O、封装、PCB、过孔、连接器和DIMM条组成的DDR3的全通道信号完整性仿真平台,通过频域仿真,比较通道中各种无源组件引入的插损和回损,通过时域仿真,分析各组件对接收眼图的不同影响程度,实现Chip,Package,PCB的协同仿真与设计优化,达到了预期指标.
- 李晋文曹跃胜胡军史林森肖立权
- 关键词:DDR3存储器
- 基于过孔排的抑制串扰PCB设计方法
- 针对高速电路的信号完整性设计,越来越多的PCB设计者应用地保护走线来防止线间串扰.本文提出基于过孔排的地保护设计方法,并以一对耦合微带线为例对其建立串扰仿真模型,应用Asoft siwave工具对NEXT、FEXT进行频...
- 史林森李晋文刘衡竹曹跃胜胡军
- 关键词:电路设计微带结构
- 文献传递
- DDR3系统混合建模与协同仿真
- DDR3存储器已经成为目前服务器和计算机系统的主流应用,虽然DDR3采用双参考电压、片上校准引擎、动态ODT、fly-by拓扑以及write-leveling等技术在一定程度上提高了信号完整性,但设计实现高数据率仍然比较...
- 李晋文曹跃胜胡军史林森肖立权
- DDR3时序分析与设计被引量:7
- 2012年
- DDR3存储器已经成为目前服务器和计算机系统的主流应用,虽然DDR3采用双参考电压片上校准引擎、动态ODT、fly-by拓扑以及write-leveling等技术在一定程度上提高了信号完整性,但其时序的分析与设计实现仍然比较困难。针对某自研处理器及服务器主板设计,简要介绍了DDR3源同步信号传输的基本原理,使用时域信号仿真工具,量化分析了DDR3系统通道中影响时序的主要因素,并对DDR3的写操作时序进行了分析与裕量计算。仿真结果表明,信号占空比失真程度随着信号ODT值的改变和同时开关的I/O数目增加加剧了3%~5%,而串扰引入的时序偏斜可达218ps。
- 李晋文胡军曹跃胜史林森肖立权
- 关键词:仿真
- DDR3时序分析与设计
- DDR3存储器已经成为目前服务器和计算机系统的主流应用,虽然DDR3采用双参考电压片上校准引擎、动态ODT、fly-by拓扑以及write-leveling等技术在一定程度上提高了信号完整性, 但其时序的分析与设计实现仍...
- 李晋文胡军曹跃胜史林森肖立权
- 关键词:存储器信号完整性主板设计
- 基于自主CPU的DDR3系统协同仿真与设计
- 现代高速数字系统设计领域,信号完整性问题变得越来越突出,对芯片、封装和系统的设计都提出了严峻的挑战。目前的商用服务器系统普遍使用DDR3来提高访存速度与访存带宽,DDR3是典型的并行总线结构,具有更低的电源电压、更高的数...
- 史林森
- 关键词:DDR3信号完整性电源完整性
- 文献传递