您的位置: 专家智库 > >

唐志敏

作品数:73 被引量:167H指数:6
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家自然科学基金国家高技术研究发展计划国家攀登计划更多>>
相关领域:自动化与计算机技术电子电信理学更多>>

文献类型

  • 36篇专利
  • 18篇期刊文章
  • 9篇会议论文
  • 9篇科技成果
  • 1篇学位论文

领域

  • 34篇自动化与计算...
  • 3篇电子电信
  • 1篇理学

主题

  • 12篇计算机
  • 10篇存储器
  • 9篇处理器
  • 8篇硬件
  • 7篇网络
  • 7篇高性能
  • 6篇电路
  • 6篇随机存储器
  • 6篇物理地址
  • 6篇芯片
  • 6篇接口
  • 6篇寄存器
  • 6篇共享存储
  • 6篇并行处理
  • 5篇调度
  • 5篇体系结构
  • 5篇线程
  • 4篇队列
  • 4篇多线程
  • 4篇页表

机构

  • 73篇中国科学院
  • 7篇中国科学院大...
  • 6篇华为技术有限...
  • 1篇阜阳师范学院
  • 1篇哈尔滨理工大...
  • 1篇华中科技大学
  • 1篇中山大学
  • 1篇中国电子科技...
  • 1篇中国科学院软...
  • 1篇中国电信股份...
  • 1篇国家计算机网...
  • 1篇中国资源卫星...
  • 1篇曙光信息产业...
  • 1篇阜阳师范大学
  • 1篇国家超级计算...
  • 1篇工业和信息化...

作者

  • 73篇唐志敏
  • 18篇范东睿
  • 17篇胡伟武
  • 9篇胡明昌
  • 9篇叶笑春
  • 7篇张福新
  • 7篇陈岚
  • 6篇周旭
  • 6篇许彤
  • 6篇王海霞
  • 5篇李文明
  • 5篇史岗
  • 5篇张志敏
  • 4篇冯雷
  • 4篇施巍松
  • 4篇黄海林
  • 3篇安述倩
  • 3篇赵荣彩
  • 3篇王达
  • 3篇张兆庆

传媒

  • 5篇计算机学报
  • 3篇计算机研究与...
  • 3篇高技术通讯
  • 2篇系统仿真学报
  • 2篇第十届全国信...
  • 2篇中国计算机学...
  • 1篇科学通报
  • 1篇计算机工程与...
  • 1篇软件学报
  • 1篇计算机工程与...
  • 1篇中国科技成果
  • 1篇2003中国...
  • 1篇863计划智...
  • 1篇第十届全国计...
  • 1篇中国科学院计...
  • 1篇第三届全国青...

年份

  • 3篇2022
  • 2篇2021
  • 2篇2020
  • 1篇2019
  • 3篇2018
  • 3篇2017
  • 1篇2015
  • 3篇2014
  • 6篇2008
  • 4篇2007
  • 2篇2006
  • 5篇2005
  • 5篇2004
  • 9篇2003
  • 4篇2002
  • 4篇2001
  • 6篇2000
  • 2篇1999
  • 2篇1998
  • 2篇1996
73 条 记 录,以下是 1-10
排序方式:
网格系统软件
徐志伟谢向辉肖侬唐志敏迟学斌李伟时永红施巍松赵广为卜冠英黄飏李常顾健易声旗杨琳桂祚勤卢德平高峰杨义军黄勇徐涛刘飞王意洁黄遵国任浩任剑勇卢宇彤李明张源游赣梅刘东华张刚王涌曹鸿强
本期项目研制的网格系统软件GridWare的关键技术为:全网格统一的资源信息管理;全网格统一的用户管理;全网格统一的作业管理;全网格统一的用户实用工具;全网格统一的安全和认证系统。GridWare系统分为两层结构:与底层...
关键词:
关键词:网格
基于推测机制异构多核处理器容错方法与仿真被引量:2
2019年
异构多核是处理器重要方向之一,却面临着瞬态故障频发问题,传统TMR(三模冗余)是主要解决办法,但有效率低,功耗高特点,提出基于推测机制高性能容错调度算法FTSAS。各异构核独立执行任务,记录最先完成核的状态值,采用前向推测法继续执行下一任务,采用多数一致原则,由落后的核完成结果比较,保障系统可靠性。仿真实验表明,FTSAS比当前容错方法平均性能提高了12.9%,注入200个错误时,具有相近的容错效果,但FTSAS平均执行性能提高了11.4%,平均功耗降低了15.8%。
余世干唐志敏叶笑春叶笑春
关键词:异构多核处理器容错调度
最大时间差流水线在ASIC设计中的应用
唐志敏陈岚范宇强
根据深亚微米集成电路技术的特点和现代ASIC设计的要求,该课题重点研究了最大时间差流水线电路单元在ASIC中的重用性,并尝试了通过提取电路单元的系统模型来适应设计重用的要求。 分析了深亚微米工艺下的电路延迟模型,重点考虑...
关键词:
关键词:ASIC设计
用于虚实地址变换及读写高速缓冲存储器的方法及装置
本发明公开了一种用于处理器中将虚拟地址转换为物理地址及读写高速缓冲存储器的方法及装置。本发明利用局部性原理,一方面将需要变换成物理地址的虚拟地址同虚拟地址历史记录相比较,如果同属一个虚拟页表,则不访问翻译后援缓冲器的随机...
黄海林唐志敏范东睿许彤
文献传递
含有显式高速缓冲存储器的计算机微体系结构
一种含有显式高速缓冲存储器的计算机微体系结构,包括内存、cache、寄存器和运算部件,还包括位于CPU芯片内的Ecache,所述Ecache与内存统一编码。本发明的Ecache位于CPU芯片内,因此可保证硬件实现对Eca...
张兆庆乔如良唐志敏冯晓兵
文献传递
提高半规模双精度浮点乘法流水线效率的部件
一种提高半规模双精度浮点乘法流水线效率的部件,其特征在于包括:两个53位×27位的乘法树电路,高位乘法树用于实现浮点乘法高27位的运算,低位乘法树用于实现低26位运算;上述高位乘法树的结果输入到第一加法器中;低位乘法树的...
周旭唐志敏王海霞
文献传递
输入缓冲分布式调度的交叉开关交换电路
本实用新型涉及一种输入缓冲分布式调度的交叉开关结构交换电路,由先进先出缓冲器(FIFO)1、译码器2、控制器3以及多路开关4、仲裁器5和响应及流控电路6组成。是一种交叉开关结构的电路交换单位,这种电路可用作交换机、路由器...
胡明昌史岗唐志敏
文献传递
一种从虚拟地址向物理地址变换的方法及其装置
本发明公开了一种从虚拟地址向物理地址变换的方法及其装置,利用数据局部性,将需要变换成物理地址的虚拟地址同上次变换的虚拟地址相比较,如果同属一个虚拟页表,则不访问翻译后援缓冲器(TLB)的随机存储器(RAM)部分,而直接利...
范东睿唐志敏
文献传递
动态索引的微处理器高速缓存方法
一种动态索引的微处理器高速缓存方法,包括步骤:1.索引字段的位置随程序访存行为的变化而动态变化。2.在多路组相联中不同的组的索引互相独立,可以不同。3.操作系统对控制寄存器赋值,以控制从内存地址形成访问高速缓存的Inde...
胡伟武张福新唐志敏
文献传递
分布存储并行系统中的几个问题
集中式存储器难以提供足够的访问带宽,越来越多的高性能计算机采用分布式存储的体系结构。本文以典型的应用程序为例,分析了分布存储并行系统中的若干问题,如运算速度与通信速度的关系、共享存储与消息传递的关系、Cache一致性协议...
唐志敏
关键词:分布式存储共享存储粒度
共8页<12345678>
聚类工具0