您的位置: 专家智库 > >

甘永银

作品数:3 被引量:1H指数:1
供职机构:重庆邮电大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 1篇自动化与计算...

主题

  • 3篇译码
  • 2篇LDPC码
  • 1篇低密度奇偶校...
  • 1篇低密度奇偶校...
  • 1篇多码率
  • 1篇译码器
  • 1篇译码算法
  • 1篇阵列
  • 1篇奇偶校验
  • 1篇奇偶校验码
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇校验码
  • 1篇码率
  • 1篇门阵列
  • 1篇纠错
  • 1篇纠错码
  • 1篇纠错性能
  • 1篇可编程门阵列
  • 1篇FPGA实现

机构

  • 3篇重庆邮电大学
  • 1篇厦门大学
  • 1篇重庆电子工程...

作者

  • 3篇甘永银
  • 2篇胡文江
  • 1篇谢东福
  • 1篇黄睿

传媒

  • 1篇数字通信
  • 1篇电视技术

年份

  • 3篇2011
3 条 记 录,以下是 1-3
排序方式:
多码率多边类型LDPC码译码器的设计与实现
2011年
提出了一种固定码长的多码率多边LDPC码译码器,该译码器采用对校验比特信息进行间隔删余的算法实现其多码率译码,并设计了一种适合多码率多边LDPC码的部分并行译码结构。基于该结构在FPGA平台上实现了码长为640 bit,码率为0.5~0.8的多边LDPC码译码器。
甘永银胡文江黄睿谢东福
关键词:多码率现场可编程门阵列译码器
基于MS-offset的多边类型LDPC码译码算法研究被引量:1
2011年
介绍了多边类型LDPC码,对一种易于硬件实现简化的最小和积补偿算法(MS-offset算法)进行研究并应用在多边类型LDPC码中,通过算法仿真完成了其性能对比分析,利用Verilog语言完成该算法的实现。该算法简化了硬件实现的复杂度,降低了资源消耗。
甘永银胡文江
自适应多边类型LDPC码译码算法研究及其FPGA实现
低密度奇偶校验码(LDPC码)是迄今距离Shannon限最近的一种高效纠错码之一,由于其良好的纠错性能,已经成为信道纠错编译码领域内,继Turbo码后又一被重点研究的热点,并成为未来无线移动通信系统中最具竞争力的候选信道...
甘永银
关键词:低密度奇偶校验码纠错码纠错性能译码算法
文献传递
共1页<1>
聚类工具0