您的位置: 专家智库 > >

张钦

作品数:5 被引量:16H指数:3
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家自然科学基金国家重点基础研究发展计划国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 3篇期刊文章
  • 1篇学位论文
  • 1篇会议论文

领域

  • 4篇自动化与计算...
  • 1篇电子电信

主题

  • 2篇信号完整性
  • 2篇可编程系统
  • 2篇编程
  • 2篇编程系统
  • 2篇SOPC
  • 1篇信号
  • 1篇信号完整性仿...
  • 1篇星载
  • 1篇星载SAR
  • 1篇异构
  • 1篇异构网
  • 1篇异构网络
  • 1篇实时成像
  • 1篇片上可编程系...
  • 1篇嵌入式
  • 1篇嵌入式处理器
  • 1篇完整性
  • 1篇网络
  • 1篇网络存储
  • 1篇可重构

机构

  • 5篇中国科学院
  • 1篇中国科学院研...

作者

  • 5篇张钦
  • 2篇韩承德
  • 1篇郭勐
  • 1篇王贞松
  • 1篇韩冀中
  • 1篇褚超
  • 1篇简方军
  • 1篇徐斌

传媒

  • 1篇计算机研究与...
  • 1篇计算机学报
  • 1篇计算机工程
  • 1篇中国科学院计...

年份

  • 4篇2007
  • 1篇2004
5 条 记 录,以下是 1-5
排序方式:
基于FPGA实现的星载SAR实时成像系统研究被引量:10
2007年
针对星载SAR实时成像处理的研究目前主要集中在实时成像运算器(SAR processor),而未见到实时成像系统(SAR imaging system)的研究,提出了一种CS算法的星载SAR实时成像系统的体系结构,并基于FPGA实现了原型系统.该体系结构可以自主完成星载SAR实时成像,并具有良好的可扩展性.利用模拟信号源和高速数据记录仪对原型系统验证,1个信号处理单元在50MHz工作频率下,约11s内完成16384×16384个样本的星载雷达原始数据的成像处理,用4个信号处理单元就可达到为PRF为2000Hz的星载SAR的1∶1实时成像要求.
郭勐简方军张钦徐斌王贞松韩承德
关键词:星载SARFPGACS算法
PLB总线在SAR实时成像处理器中的应用
合成孔径雷达是一种高分辨率的微波成像雷达系统,其核心技术是对海量回波信号的高速处理.随着系统芯片SoC技术的发展,使得合成孔径雷达实时成像处理器在SoC上实现成为可能.片内总线标准的出现使得在芯片上集成模块变得简单,也使...
张钦褚超
关键词:合成孔径雷达
文献传递
基于存储技术的高速嵌入式处理器的设计与实现被引量:3
2007年
SoPC(片上可编程系统,System on a Programmable Chip)在嵌入式系统中有着广泛的应用,通常用FPGA(现场可编程门阵列,Field Programmable Gate Array)实现.一类嵌入式处理器,例如小波变换处理器、压缩和解压缩处理器、FFT处理器,都可以采用基于存储技术的设计方法.FPGA的片内存储资源相对较少,如何有效地利用FPGA的片内存储资源实现高速的嵌入式处理器成为需要研究的问题.文中以FFT处理器为例说明这种方法的有效性,通过采用一种地址映射调度策略和两种无冲突操作数地址映射方式,减少了所使用的FPGA片内存储资源,提高了处理速度.该FFT处理器在实际系统中起到了关键作用.
张钦韩承德
关键词:嵌入式处理器FFT处理器SOPC
网络存储高速通道的SoPC研究
存储信息是人类社会广泛而永恒的需求,当前尤为迫切.基于科学探索、国家安全、文档管理的重大需求,高性能的海量数据网络存储系统必将得到发展.这种高性能的系统很难使用单一节点,单一通道实现,因此以高速通道为基础的、用网络连接的...
张钦
关键词:网络存储可编程系统可重构信号完整性异构网络
文献传递
嵌入式存储系统的仿真及实现被引量:3
2007年
嵌入式环境中存储需求在不断地增长,越来越多的嵌入式系统采用高速存储单元支持系统运行以及大规模的数据存储。随着嵌入式存储系统的速度和容量的扩展,如何设计高速的存储系统成为需要研究的问题。该文从信号完整性的角度,以一种海量DDR存储系统设计为实例,利用信号完整性仿真方法,分析和探讨了适当的信号线终结方式和布线规则对信号完整性的影响。该方法适用于不同容量的高速存储系统设计和高速DDR2存储系统,实际应用表明了该方法具有良好的效果。
张钦韩冀中
关键词:信号完整性仿真片上可编程系统DDR
共1页<1>
聚类工具0