您的位置: 专家智库 > >

周浩

作品数:1 被引量:7H指数:1
供职机构:中国科学技术大学物理学院近代物理系更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇电子电信

主题

  • 1篇电路
  • 1篇电路设计
  • 1篇数字滤波
  • 1篇滤波
  • 1篇后处理算法
  • 1篇高速电路
  • 1篇高速电路设计
  • 1篇ADC系统
  • 1篇并行交替采样

机构

  • 1篇中国科学技术...

作者

  • 1篇安琪
  • 1篇刘树彬
  • 1篇周浩
  • 1篇赵雷
  • 1篇李玉生

传媒

  • 1篇数据采集与处...

年份

  • 1篇2010
1 条 记 录,以下是 1-1
排序方式:
基于数字后处理算法的并行交替采样ADC系统被引量:7
2010年
为了在现有的模/数转换(ADC)芯片的技术条件下提高模/数转换系统的性能,在并行交替采样系统失配误差修正算法的基础上,研制了8-bit 4-Gsps并行交替采样ADC系统。该系统中4个1-Gsps ADC通道并行采样同一模拟信号;以锁相环和可调延迟线芯片为核心,组成低jitter、低skew的多相时钟产生电路,为各ADC通道提供交替采样时钟;在FPGA芯片双倍速I/O和内部集成锁相环的支持下,使用单片FPGA芯片接收ADC系统产生的高速并行数据,并完成数据同步、重排和缓存,通过USB接口读出。基于模拟数字混合滤波器组的数字后处理算法修正了各ADC通道间的增益、偏置和采样间隔三种失配误差。测试结果表明,该并行交替采样ADC系统在4-Gsps采样率下,对200 MHz与803 MHz正弦波信号分别达到6.89 b与5.81 b的ENOB以及51.81 dB和51.13 dB的SFDR,接近ADC芯片手册给出的性能。
周浩赵雷李玉生刘树彬安琪
关键词:高速电路设计数字滤波并行交替采样
共1页<1>
聚类工具0