您的位置: 专家智库 > >

刘贵宅

作品数:9 被引量:6H指数:1
供职机构:中国科学院微电子研究所更多>>
发文基金:武器装备预研基金国家科技重大专项更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 6篇专利
  • 3篇期刊文章

领域

  • 3篇电子电信
  • 2篇自动化与计算...

主题

  • 4篇算术逻辑单元
  • 4篇逻辑单元
  • 4篇面积优化
  • 3篇用户
  • 3篇用户图形界面
  • 3篇图形界面
  • 3篇FPGA
  • 2篇跨平台
  • 2篇寄存器
  • 2篇寄存器传输级
  • 2篇公共
  • 2篇共享方法
  • 2篇封装
  • 2篇RTL综合
  • 2篇布局布线
  • 1篇低功耗FPG...
  • 1篇电子设计
  • 1篇电子设计自动...
  • 1篇端口
  • 1篇阵列

机构

  • 9篇中国科学院微...
  • 1篇中国科学院大...

作者

  • 9篇刘贵宅
  • 7篇于芳
  • 5篇刘忠立
  • 5篇李艳
  • 5篇郭旭峰
  • 3篇张国全
  • 3篇张倩莉
  • 3篇李明
  • 3篇王剑
  • 3篇韩小炜
  • 3篇吴利华
  • 3篇李建忠
  • 3篇杨波
  • 3篇赵岩
  • 3篇陈亮
  • 2篇陈陵都
  • 2篇张峰
  • 1篇张峰
  • 1篇吴洋

传媒

  • 2篇深圳大学学报...
  • 1篇华南理工大学...

年份

  • 1篇2017
  • 1篇2016
  • 3篇2014
  • 3篇2013
  • 1篇2012
9 条 记 录,以下是 1-9
排序方式:
一种针对FPGA面积优化的优先级资源共享方法
本发明公开了一种针对FPGA面积优化的优先级资源共享方法,包括:读取RTL综合中间数据结构网表,查找并收集网表中所有时序互斥的分支;分析时序互斥的分支中的具体操作,检测并收集时序互斥的分支中相同的算术操作;以及优先对有相...
刘贵宅于芳刘忠立刁岚松
文献传递
优先级资源共享在RTL综合中的实现
2013年
针对现场可编程门阵列内部复杂算术操作资源有限、资源占用面积较大以及RTL级(寄存器传输级)综合中面积优化大多仅针对一般逻辑操作的问题,提出了一种优先级资源共享方法.该方法通过改进普通的资源共享方法,使不同时刻进行的算术逻辑单元(ALU)按照相同输出、相同输入、无共同端口的优先级顺序依次进行共享.实验结果表明:该方法不仅可以减小ALU的个数,达到面积优化的效果,而且和普通的资源共享方法相比,其所需多路选择器更少,时序结果更好,还能避免数据流冲突.
刘贵宅于芳刘忠立刁岚松
关键词:资源共享现场可编程门阵列寄存器传输级算术逻辑单元面积优化
一种用于FPGA的跨平台多层次集成设计系统
本发明公开了一种用于FPGA的跨平台多层次集成设计系统,该系统包括用户图形界面模块、FPGA芯片生成模块、FPGA设计模块、FPGA系统应用模块和FPGA验证模块,其中用户图形界面模块用于将FPGA芯片生成模块、FPGA...
张峰于芳李艳韩小炜李明张倩莉陈亮吴利华张国全刘贵宅郭旭峰杨波赵岩王剑李建忠刘忠立陈陵都
文献传递
一种用于FPGA的跨平台多层次集成设计系统
本发明公开了一种用于FPGA的跨平台多层次集成设计系统,该系统包括用户图形界面模块、FPGA芯片生成模块、FPGA设计模块、FPGA系统应用模块和FPGA验证模块,其中用户图形界面模块用于将FPGA芯片生成模块、FPGA...
张峰于芳李艳韩小炜李明张倩莉陈亮吴利华张国全刘贵宅郭旭峰杨波赵岩王剑李建忠刘忠立陈陵都
文献传递
扩展型资源共享方案在RTL综合中的实现
2013年
针对现有寄存器传输级(register transfer level,RTL)综合中资源共享仅针对算术逻辑单元(arithmetic logic unit,ALU)的问题,提出扩展型资源共享的方法.该方法对所有逻辑门进行共享,既可优化ALU,又可优化普通逻辑单元,突破了资源共享基于多路选择器(multiplexer,MUX)的限制,实现算术优化及逻辑优化.实验结果与开源工具ABC比较,LUT数减少了19.2%,表明该方法不仅可减少算术逻辑单元的数目,也可有效减少普通逻辑资源的数目,最终实现面积优化.
刘贵宅于芳刘忠立刁岚松吴洋
关键词:寄存器传输级算术逻辑单元面积优化逻辑优化
一种针对FPGA面积优化的优先级资源共享方法
本发明公开了一种针对FPGA面积优化的优先级资源共享方法,包括:读取RTL综合中间数据结构网表,查找并收集网表中所有时序互斥的分支;分析时序互斥的分支中的具体操作,检测并收集时序互斥的分支中相同的算术操作;以及优先对有相...
刘贵宅于芳刘忠立刁岚松
文献传递
用于FPGA的多层次集成设计系统的设计与实现被引量:6
2012年
针对当前现场可编程门阵列(field programmable gate array,FPGA)领域,电子设计自动化(electronic design automation,EDA)工具集成度不够高、不具备用户自主设计FPGA芯片的功能等问题,设计并实现一套完整的FPGA多层次集成设计系统(versatile design system,VDS).该系统包括高度集成的设计开发环境和FPGA芯片级到系统级的设计与验证工具,为设计、应用和验证自主研发的FPGA芯片提供了一个有效平台.VDS的显著特点在于提供了全自动芯片生成功能,使用户能根据自身需要灵活控制芯片的规模和功能,快速开发一系列的适应不同应用的FPGA.借助VDS成功设计出两款FPGA芯片,通过对FPGA进行电路设计以及对芯片和应用进行仿真与验证,证明了VDS的有效可行.
张峰李艳韩小炜李明张倩莉陈亮吴利华张国全刘贵宅郭旭峰杨波赵岩王剑李建忠于芳刘忠立
关键词:微电子学电子设计自动化用户图形界面版图设计系统级设计
基于Multi-Vt技术的低功耗FPGA及配套的EDA设计方法
本发明公开了一种基于Multi-Vt技术的低功耗FPGA及配套EDA设计方法,属于现场可编程门阵列(FPGA)及电子设计自动化(EDA)设计技术领域。本发明的FPGA以现有的岛形结构为总体结构,基本逻辑单元(BLE)基于...
郭旭峰刘贵宅李艳于芳
文献传递
一种使可部分配置的FPGA芯片系统具有高可靠性的方法
本发明公开了一种使可部分配置的FPGA芯片系统具有高可靠性的方法,包括:读取设计输入文件;对该设计输入文件进行综合;利用调度算法并结合冗余的思想对FPGA芯片中每个功能模块的空闲进行调度分配,使FPGA芯片中的每个功能模...
刘贵宅于芳郭旭峰李艳
文献传递
共1页<1>
聚类工具0