赵嘎 作品数:8 被引量:24 H指数:3 供职机构: 云南大学 更多>> 相关领域: 自动化与计算机技术 电子电信 更多>>
基于FPGA的曼彻斯特编码DSG的设计与实现 被引量:7 2012年 利用可编程门阵列(FPGA)技术的可重构性与灵活性,设计实现了一种数据率可调、具有曼彻斯特编码功能的数字信号发生器。该信号发生器结合了数字信号发生器和曼彻斯特编码的优点,弥补了信号发生器不具备曼彻斯特编码功能的不足。该系统采用硬件描述语言VHDL进行设计,使用Quartus II 8.0进行综合布线,最终适配到DE2开发板并用示波器等设备进行了验证测试。整个设计硬件结构简单、占用逻辑器件资源少、可靠性高、灵活性强、适应性好,具有一定的理论价值和应用前景。 舒平平 王小军 赵嘎 杨军关键词:曼彻斯特编码 数字信号发生器 基于FPGA的便携式逻辑分析仪 本设计针对当前卡式虚拟逻辑分析仪需要依赖计算机的不足,采用实时性、可重构性及可靠性好的FPGA技术设计并实现了一个便携式的逻辑分析仪。此逻辑分析仪支持3种采样模式,10种不同采样频率;并且具有6个采样通道,每个通道均支持... 杨军 王小军 舒平平 赵嘎 陈成 李剑 孔延兵 杜琛文献传递 一种片上可配置安全网络适配器的设计与实现 被引量:1 2012年 为了满足当前高速网络传输处理中安全性与实时性的要求,以AES-128/192/256算法为基础,设计了一种采用流水可重构技术的AES加/解密IP核,并通过SOPC技术将该IP核、Nios II处理器、网络控制器等功能模块与外围设备进行集成,实现了一个可根据具体应用资源多少与安全系数要求而灵活配置的片上网络适配器.本设计采用硬件描述语言VHDL设计,利用QuartusⅡ8.0进行了综合与布线,最后在DE2实验平台上进行下载测试验证.整个设计硬件结构简单、安全性高、运行速度快、灵活性强,可被广泛应用于网络信息安全领域. 张伟平 赵嘎 舒平平 杨军关键词:网络适配器 AES SOPC IP核 基于FPGA的可配置伪随机序列发生器的设计与实现 被引量:9 2012年 设计实现了一种数据率可调,m序列级数可配置的伪随机序列发生器.该设计在线性反馈移位寄存器基础上,通过线性反馈函数来产生模最长的m序列,并利用FPGA的可重构性与灵活性,采用硬件描述语言VHDL进行设计,使用QuartusⅡ8.0进行综合布线,最终适配到DE2开发板用示波器等设备进行了测试.系统设计具有结构简单、安全性高、运行速度快、灵活性强,可被广泛应用于网络、通信、信息安全等领域. 赵嘎 王小军 宋鸣 舒平平 杨军关键词:伪随机 线性反馈移位寄存器 M序列 基于FPGA的全相位OFDM系统关键技术研究 OFDM技术是无线通信领域及下一代无线通信LTE(4G)的核心关键技术,但在时变激励环境下易产生相位偏移,造成载波信号还原失真。而采用全相位信号预处理技术的FFT具有“相位不变性”,研究表明使用该技术的OFDM系统可有效... 赵嘎关键词:无线传输 OFDM技术 频谱泄露 现场可编程门阵列 一种并行可调节的伪随机序列发生器设计 一种可多位并行输出,数据率可调节,m序列级数可配置的伪随机序列发生器。其包括:一个可调节级数的线性反馈移位寄存器组,用于产生特定级数的伪随机序列;一个多路控制器,用于产生多个移存器的级数控制信号;一个数据率控制装置,控制... 杨军 赵嘎 王小军 舒平平 张伟平 董寅 陈成 张凯 杜琛文献传递 基于FPGA的IMA-ADPCM编/解码器的设计与实现 被引量:8 2012年 详细研究分析了IMA-ADPCM算法原理及其实现过程,利用FPGA资源消耗低、灵活性强、速度快、性价比突出等优势,使用VerilogHDL硬件描述语言设计并实现了IMA-ADPCM编/解码器.该编/解码器通过了Modelsim仿真测试和CycloneⅢ、StartixⅢ、Spartan 6以及Virtex 5等不同系列芯片的下载验证,确保编/解码器的正确性和稳定性.整个设计充分利用了FPGA芯片的资源、硬件结构简单、可靠性高,具有良好的应用前景. 王小军 赵嘎 舒平平 杨军关键词:FPGA PCM 解码 基于FPGA的IMA-ADPCM编解码IP核的设计实现 本发明从IMA-ADPCM的基本原理入手,分模块逐步剖析各部分功能,利用Verilog硬件描述语言编程设计实现了一个基于FPGA的可灵活配置的IMA-ADPCM编解码IP核。通过仿真测试和不同芯片的实际验证,确保此编解码... 杨军 王小军 赵嘎 舒平平 张伟平 董寅 陈成 张凯 杜琛文献传递