您的位置: 专家智库 > >

楼煌

作品数:4 被引量:3H指数:1
供职机构:北京工业大学更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文
  • 1篇会议论文

领域

  • 4篇电子电信

主题

  • 3篇时钟
  • 2篇ASIC
  • 2篇FPGA
  • 1篇单芯片
  • 1篇电视
  • 1篇信道
  • 1篇信道解码
  • 1篇载波
  • 1篇载波恢复
  • 1篇时钟恢复
  • 1篇时钟同步
  • 1篇时钟同步技术
  • 1篇数字电视
  • 1篇锁相
  • 1篇锁相环
  • 1篇同步技术
  • 1篇系统时钟
  • 1篇滤波器
  • 1篇门控时钟
  • 1篇解码

机构

  • 4篇北京工业大学

作者

  • 4篇楼煌
  • 1篇骆名森
  • 1篇姚丹
  • 1篇林平分

传媒

  • 1篇电子元器件应...
  • 1篇单片机与嵌入...

年份

  • 4篇2008
4 条 记 录,以下是 1-4
排序方式:
从ASIC到FPGA的转换系统时钟设计方案被引量:2
2008年
基于原型验证的需要和FPGA对ASIC市场的取代,越来越多的ASIC设计需要移植到FPGA上来实现。然而,ASIC与FPGA在内部结构上差异很大,尤其是时钟结构,在移植过程中需要特别注意。文中以Xilinx公司的Vitrex-4FPGA为例,对比了ASIC与FPGA的时钟结构,给出了门控时钟、生成时钟和多FPGA时钟同步在设计转换过程中的处理方法。
姚丹林平分楼煌
关键词:ASICFPGA门控时钟
基于信号边带的数字电视时钟同步技术
电视对于当今世界任何国家来说,都是最重要的消费电子产品之一.随着模拟电视数字化的进程逐渐加快步伐的今天,在经历PC产业,通讯产业的迅速发展之后,数字电视无疑将是21世纪最具发展前景的新兴产业之一. 在国内,数字...
楼煌
关键词:数字电视时钟同步锁相环滤波器
文献传递
兼容DVB—C和DVB—S的单芯片解调方案
文中介绍了基于单芯片设计,可同时兼容数字有线和卫星电视节目信号的解调芯片设计方案。从解调芯片的主要组成部分,包括时钟恢复、载波恢复、均衡以及信道解码出发,探讨了DVB-C和DCB-S在算法原理和实现上的可通用性,从而得出...
楼煌
关键词:时钟恢复载波恢复信道解码
文献传递
Virtex-5 LX110的ASIC原型开发平台设计被引量:1
2008年
针对基于Virtex-5的原型验证平台的硬件设计进行探索,对系统资源评估、信号完整性分析以及电源分布系统设计中的FPGA相关分析进行详尽描述,探索出高性能FPGA硬件系统设计的一般性方法及流程,设计出一款高性能的ASIC原型验证平台。
骆名森楼煌
关键词:FPGAASICVIRTEX-5
共1页<1>
聚类工具0