您的位置: 专家智库 > >

陈国林

作品数:3 被引量:14H指数:2
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇自动化与计算...
  • 1篇电子电信

主题

  • 3篇容错
  • 2篇SEU
  • 1篇容错功能
  • 1篇容错技术
  • 1篇容错设计
  • 1篇冗余
  • 1篇三模冗余
  • 1篇嵌入式
  • 1篇嵌入式系统
  • 1篇嵌入式系统设...
  • 1篇主控
  • 1篇主控计算机
  • 1篇系统设计
  • 1篇孔径雷达
  • 1篇雷达
  • 1篇基于FPGA
  • 1篇计算机
  • 1篇合成孔径
  • 1篇合成孔径雷达
  • 1篇C/O

机构

  • 3篇中国科学院
  • 1篇北京科技大学

作者

  • 3篇陈国林
  • 2篇章立生
  • 1篇孙义

传媒

  • 1篇计算机应用与...
  • 1篇计算机应用

年份

  • 1篇2007
  • 2篇2005
3 条 记 录,以下是 1-3
排序方式:
星上带容错功能的计算机引导系统的研究和实现
合成孔径雷达(Synthetic Aperture Radar,SAR)是一种高分辨率的微波成像雷达,星载SAR实时成像处理器的研制开发在国防军事上有着重大意义。作为实时成像系统控制核心的主控计算机,其设计实现在整个系统...
陈国林
关键词:主控计算机SEU容错技术合成孔径雷达成像系统
文献传递
基于uC/OS-Ⅱ的软件容错设计被引量:5
2007年
在一些恶劣环境中运行的嵌入式系统,其内存模块很容易受到SEU效果的影响。讨论了一种基于uC/OS-Ⅱ操作系统的软件容错方案设计和实现。通过加入错误检测和校正(EDAC)、函数堆栈保护以及增强的异常处理程序等容错功能,减小了内存受到的SEU影响,提高了系统的可靠性。
陈国林孙义章立生
一种基于FPGA的容错嵌入式系统设计被引量:7
2005年
在FPGA内部使用各种IP软核搭建了完整的嵌入式系统,实现了用三个MicroBlazeCPU软核进行表决的三模冗余容错方案。同时对μC/OS-II操作系统以及应用程序进行改进,在程序的内部加入了错误检测和校正(EDAC)、函数堆栈保护等容错功能。通过实验证明,该系统减小了器件本身和内存模块受到的SEU(SingleEventUpset)影响。
陈国林章立生
关键词:FPGASEU容错三模冗余
共1页<1>
聚类工具0