许浩
- 作品数:6 被引量:11H指数:3
- 供职机构:华南理工大学更多>>
- 发文基金:东莞市科技计划项目广东省工业攻关项目广东省高等教育教学改革项目更多>>
- 相关领域:自动化与计算机技术电气工程轻工技术与工程更多>>
- 基于SOPC/Nios-Ⅱ与数字移相技术的频率计设计被引量:4
- 2009年
- 为实现uClinux下的电子测量集成仪器中的数字频率计设计,采用Cyclone系列FPGA芯片EP1C6Q240,运用SOPC软核设计、Nios-Ⅱ软件开发技术、数字移相技术,实现了0.02 Hz^225 MHz,1×10-6精度的频率及脉宽、相位差的测量。实验表明,这是一种有效、低成本的解决方案。在重点给出该技术实现方法的同时,介绍了系统仿真和误差分析。
- 汪振宋跃雷瑞庭许浩
- 关键词:片上系统可编程器件数字频率计
- 基于SOPC的逻辑分析仪研究与实现
- 随着大规模集成电路、FPGA(Field Programmable Gate Array)、嵌入式系统的不断发展,逻辑分析仪作为数据域测试仪器中最有用、最有代表性的一种仪器,在现代电路系统设计与测试中得到了广泛的应用,也...
- 许浩
- 关键词:嵌入式逻辑分析仪集成仪器主从分布式软核处理器仪器系统
- 文献传递
- 二氢杨梅素固体分散体的制备及应用于鲟鱼冷藏保鲜时的效果评估
- 鲟鱼因其味道鲜美,营养丰富而深受广大消费者喜爱。但鲟鱼作为体型最大的淡水鱼具有较高的水分和营养含量,增加了其在加工、运输和储存过程中腐败的易感性,使鲟鱼生鲜产品的市场化受到了制约,因此需开发一种保鲜技术来解决这一难题。目...
- 许浩
- 关键词:鲟鱼二氢杨梅素固体分散体冷藏保鲜
- 多FPGA系统中自定义高速串行数据接口设计被引量:3
- 2009年
- 为方便多FPGA系统中主从FPGA之间的命令与数据传输,节省连接的引脚数量,设计了一种基于FPGA的自定义高速串行数据传输模块。对主从串行模块进行了详尽的协议设计,得出了串行传输时序设计图,编写了verilog硬件代码并仿真通过硬件实测在25 MHz工作正常。该设计作为一个IP软核,略作修改后,可以被无缝整合到各种形式的嵌入式系统中。
- 李兆国宋跃谭爱群许浩
- 关键词:现场可编程门阵列IP核
- 一种基于FPGA/SOPC的逻辑分析仪设计被引量:4
- 2009年
- 设计一种基于FPGA/SOPC的逻辑分析仪器,通过自定义的软核把各个外围功能部件和数字逻辑电路连结在一块FPGA中,在N ios-II软核的控制下自动实现32个通道、100 MHz采样速率、256 K存储深度的逻辑信号的采集、触发、存储及显示等功能。文中详细介绍逻辑分析仪的SOPC设计思想和实现原理,同时叙述了采样和数据存储电路以及触发核中序列触发的设计方法。实践表明,该设计方法是有效和切实可行的。
- 许浩宋跃余炽业汪振
- 关键词:逻辑分析仪FPGA/SOPCNIOS-II数据采集
- 一种逻辑分析仪
- 本实用新型涉及信号处理领域,尤其涉及一种逻辑分析仪,该种逻辑分析仪,包括数据采集模块、数据存储模块、信号处理模块、系统控制模块和显示模块,所述系统控制模块与数据采集模块、数据存储模块、信号处理模块、显示模块相连接,所述数...
- 余炽业梁世亮宋跃梁建文许浩
- 文献传递