张羿猛
- 作品数:44 被引量:56H指数:4
- 供职机构:国防科学技术大学更多>>
- 发文基金:国家自然科学基金国防科技技术预先研究基金更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- ADSL技术及应用综述被引量:3
- 2001年
- 简单介绍了 ADSL技术的内涵 ,并通过与传统 Modem比较分析了其特点和优势 ,详细阐述了 ADSL的接入模型和在生活中的实际应用 ,最后对其今后的发展进行了展望。
- 张羿猛黄芝平李鹏杜金榜
- 关键词:ADSL接入模型通信网接入网
- 一种减少试验样本量的指标鉴定方法
- 本发明公开了一种减少试验样本量的指标鉴定方法,其步骤为:S1.综合不同来源的先验信息,经相容性检测后进行数据归一化融合;S2.获取假设检验问题的备选假设H<Sub>0</Sub>和H<Sub>1</Sub>的先验概率;S...
- 郭晓俊苏绍璟黄芝平刘纯武张羿猛
- 文献传递
- 基于快速独立分量分析的异步多用户检测方法
- 2010年
- 深入分析了非理想功率控制下异步CDMA多用户接收机的信号特点,推导出了多小区接收信号模型。提出了基于快速独立分量分析(Fast Independent Component Analysis,FastICA)的异步多用户检测方法,该方法具有抗远近效应,抗多址干扰的能力。仿真结果表明:该算法具有迭代次数少、计算量小、多用户分离效果好的优点,非常适合于非理想功率控制下的多用户检测,该方法大大提高了非理想功率控制下多用户接收机的性能。
- 董志黄芝平唐贵林刘纯武张羿猛
- 关键词:非理想功率控制CDMA快速独立分量分析
- 分布式虚拟试验系统中的节点同步方法
- 一种分布式虚拟试验系统中的节点同步方法,包括以下步骤:(1)配置节点:在虚拟试验系统中设置通过网络互联的一控制节点和一个以上的运算节点;启动虚拟试验系统并初始化;(2)分级同步:第一级同步:在各节点内,数据发送线程通过在...
- 胡君朋黄芝平刘纯武蔡郭汕张羿猛苏绍璟郭晓俊
- 文献传递
- 一种舰船尾流回波信号源系统及其实现方法
- 一种舰船尾流回波信号源系统及其实现方法,该系统包括:主控模块,用来通过数据交互模块传输命令和数据给舰船尾流回波信号产生模块;数据交互模块,用来实现主控模块向舰船尾流回波信号产生模块的命令和数据传输功能;舰船尾流回波信号产...
- 李婷赵德鑫黄芝平刘纯武苏绍璟唐贵林张羿猛
- 同步数字体系骨干网的高集成度接入方法研究被引量:1
- 2006年
- 针对解决同步数字体系(SDH)骨干网传输系统中通信节点的规模问题,提出了一种高集成度接入SDH骨干网的方法,该方法基于“单FPGA+多个光电转换模块”结构,在单片FPGA上可以实现多达20个通道STM-16速率等级信号的无缝接入,与已有方法相比,具有集成度高、低功耗、可靠性好和功能灵活配置等优点,该方法已成功应用在某型主干网通信系统中,应用结果表明,该方法可以实现完全符合SONET/SDH标准的并-串-光的发送和光-串-并的接收功能,大大降低了通信节点的规模,具有重要的实际意义和应用价值。
- 毕占坤张羿猛苏绍景王跃科黄芝平
- 关键词:同步数字体系SONET/SDH高集成度FPGA
- 基于TACM的多层次正则表达式匹配方法
- 一种基于TACM的多层次正则表达式匹配方法,步骤为:S1:将正则表达式转化为确定性有限状态自动机,得到状态转移表;S2:将状态转移表进行列重排与行重排;S3:根据状态相似度和字符相似度将状态转移表分块,编码第一层转移表;...
- 苏绍璟刘姝郭晓俊黄芝平刘德胜刘纯武张羿猛谭晓朋
- 文献传递
- 基于流水线的FFT快速计算方法与实现技术被引量:2
- 2009年
- 针对目前CDMA快速码捕获系统对捕获速度要求越来越高,在分析快速傅里叶算法理论的基础上,结合FPGA(Field Programmable Gate Array)的独特硬件结构,提出一种基于流水线的FFT(Fast Fourier Transform)快速实现方法,并对该方法进行了matlab仿真、ISE仿真和FPGA实验.研究结果证明:相比于传统的FFT实现方法,在保证计算精度的基础上,该方法实现了FFT计算数据的连续输入与输出,减小了捕获时延,缩短了至少1/3的计算时间,在100 MHz时钟时,完成4096点的FFT运算只需要42.05μs,为高速信号处理系统提供了一种更好的时频转换方法.
- 董志张羿猛黄芝平唐贵林刘纯武
- 关键词:流水线快速傅立叶变换FPGAMATLAB
- 三态内容可寻址存储器条目免排序存储方法及其系统
- 一种三态内容可寻址存储器条目免排序存储方法及其系统,规则条目无需进行排序处理,连续存储在三态内容可寻址存储器(TCAM)中,通过规则掩码计算出掩码优先级,并将其与操作指令一起存储在关联随机存储器(RAM)中;接收网络数据...
- 邓黠黄芝平苏绍璟刘纯武唐贵林张羿猛左震吕喜在郭熙业
- 文献传递
- 基于逻辑设计的高速CRC并行算法研究及其FPGA实现被引量:23
- 2007年
- 循环冗余校验码作为一种检出概率高并且易于实现的检错码,被广泛应用于通信及测控领域。本文首先简要介绍了循环冗余校验的基本原理,然后从CRC串行实现的电路结构出发,通过严密的理论推导,得出了基于逻辑设计的高速CRC并行实现递推公式,可适用于并行处理位宽小于等于生成多项式阶数和大于生成多项式阶数条件下的并行帧校验应用。最后分别设计了这2种条件下的硬件实现电路,电路的综合结果表明,该方法具有更少的资源占用量和更高的工作频率。
- 毕占坤张羿猛黄芝平王跃科
- 关键词:循环冗余校验现场可编程门阵列