您的位置: 专家智库 > >

张子男

作品数:5 被引量:11H指数:1
供职机构:浙江大学信息与电子工程学系更多>>
发文基金:国家自然科学基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 4篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 3篇自动化与计算...

主题

  • 3篇系统集成
  • 3篇系统集成芯片
  • 3篇芯片
  • 3篇集成芯片
  • 2篇硬件
  • 2篇软硬件
  • 2篇软硬件协同
  • 2篇协同设计
  • 2篇SOC
  • 1篇低功耗
  • 1篇信号
  • 1篇信号处理
  • 1篇信号处理器
  • 1篇音频
  • 1篇音频处理
  • 1篇软硬件协同设...
  • 1篇软硬件协同验...
  • 1篇设计技术
  • 1篇实时操作系统
  • 1篇数字信号

机构

  • 5篇浙江大学

作者

  • 5篇张子男
  • 4篇刘鹏
  • 2篇姚庆栋
  • 1篇郑伟
  • 1篇高丰
  • 1篇周莉
  • 1篇李东晓
  • 1篇汪斌
  • 1篇张明

传媒

  • 3篇电路与系统学...
  • 1篇半导体技术

年份

  • 1篇2005
  • 2篇2004
  • 2篇2003
5 条 记 录,以下是 1-5
排序方式:
MPEG2解码系统集成芯片音频处理存储优化策略被引量:1
2005年
在多媒体系统的系统集成芯片(SoC)中,从系统集成芯片工作实时性要求,应用程序和数据尽可能存放在片上存储或Cache,执行方便,处理速度快,就要使用大量的存储部件,使得存储部件的面积和功耗占到整个芯片的很大部分。为了减少片上存储部件,则部分程序和数据移到片外存储,在执行时轮流调进到芯片内,势必增加I/O的开销。因此如何使设计优化是软硬件协同设计中的一个问题。本文以MPEG2集成解码芯片中音频存储优化为例给出了系统集成芯片存储优化的一些方法。包括通过LGDFG(LargeGrainDataFlowGraph)模型分析改变程序结构,共享数据空间,改变数据类型以及添加片上SRAM并减少片上Cache容量从而减少系统存储消耗等。这些方法显著地减少系统的存储消耗,降低系统芯片的面积和功耗。
汪斌姚庆栋刘鹏张子男
关键词:软硬件协同设计
软硬件协同验证中的系统性能评估方法被引量:1
2003年
随着系统集成芯片(SOC)的发展,系统级性能评估在系统的开发中发挥了越来越重要的作用。本文基于两种常用系统软硬件协同验证方法(FPGA和虚拟原型机)抽象结构的一致性,提出了一种新的系统性能评估方法。该性能评估方法通过在系统硬件原型中嵌入虚拟监视设备VMCU,并利用它和操作系统配合获取操作系统和应用程序仿真数据,同时监视硬件的仿真事件,并通过通信链路将数据传递给数据库,由外部工具对数据进行分析、处理,将性能评估的结果可视化。该性能评估方法具有低过载、可移植性强、直观高效、评估结果准确性高的特点,从而有效地促进了系统的开发与优化。
张子男刘鹏高丰
关键词:软硬件协同验证系统性能评估
基于虚拟原型机的软/硬件协同验证中高效调试手段的实现
2004年
针对基于虚拟原型机的软件/硬件协同验证环境中软件调试困难的缺点,通过在原协同验证环境中增加虚拟监视控制单元(VMCU)、外部工具等部件,实现了高效的调试手段。借助这些调试手段,开发人员可以快速定位并排除错误,从根本上提高了协同验证中调试的效率和准确性。
张子男刘鹏
关键词:系统集成芯片
MD32存储系统软/硬件协同设计的研究
该文采用软/硬件协同设计的思想来进行MD32存储系统的设计.该文从系统的性能指标出发,根据软/硬件划分原则对系统进行了划分.在硬件的设计中参考了软件的需求;同时在操作系统中根据硬件的功能设置了简单可靠的存储管理系统.最后...
张子男
关键词:数字信号处理器协同设计实时操作系统
文献传递
一种低功耗Cache设计技术的研究被引量:9
2004年
低功耗、高性能的cache系统设计是嵌入式DSP芯片设计的关键.本文在多媒体处理DSP芯片MD32的设计实践中,提出一种利用读/写缓冲器作为零级cache,减少对数据、指令cache的读/写次数,由于缓冲器读取功耗远远小于片上cache,从而减小cache相关功耗的方法.通过多种多媒体处理测试程序的验证,该技术可减少对指令cache或者数据cache 20%~40%的读取次数,以较小芯片面积的增加换取了较大的功耗降低.
郑伟姚庆栋张明刘鹏张子男周莉李东晓
关键词:低功耗CACHE设计DSP处理器
共1页<1>
聚类工具0