您的位置: 专家智库 > >

钱立旺

作品数:3 被引量:11H指数:1
供职机构:合肥工业大学计算机与信息学院更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 3篇CMOS
  • 2篇分接器
  • 1篇电路
  • 1篇电路设计
  • 1篇通信
  • 1篇同步数字体系
  • 1篇芯片
  • 1篇芯片设计
  • 1篇静态分频器
  • 1篇光纤
  • 1篇光纤通信
  • 1篇分频
  • 1篇分频器
  • 1篇SCFL
  • 1篇SDH
  • 1篇CMOS工艺
  • 1篇D触发器
  • 1篇MB/S
  • 1篇触发器

机构

  • 3篇合肥工业大学
  • 2篇东南大学

作者

  • 3篇钱立旺
  • 2篇窦建华
  • 2篇梁帮立
  • 2篇王志功

传媒

  • 1篇电气电子教学...
  • 1篇固体电子学研...

年份

  • 1篇2005
  • 2篇2004
3 条 记 录,以下是 1-3
排序方式:
0.6μm CMOS静态分频器电路设计被引量:10
2004年
分频器目前已经广泛用于光纤通信系统和无线通信系统 ,本文提出了一个利用 0 .6 μm CM OS工艺实现的 1∶ 2静态分频器设计方法。在设计高速分频电路时 ,由于源极耦合逻辑电路比传统的 CMOS静态逻辑电路具有更高的速度 ,所以我们采用了源极耦合逻辑电路来实现 D触发器的设计 ,并用 Smart Spice进行了仿真。测试结果表明 ,当电源电压为 5.0 V,输入信号峰峰值为 1 .6 V时 ,电路可以工作在 580 MHz,功耗为 1 2 m W。本文提出的电路适用于 SDH STM- 1 /4的光纤通信系统。
窦建华钱立旺王志功梁帮立
关键词:CMOS静态分频器电路设计D触发器
0.6μm CMOS 622Mb//s高速分接器设计
分接器是光纤通信网中的关键器件。它位于光纤接收机的末端,将接收到的一路高速信号重新恢复成多路的低速信号。本文简要介绍了分接器的实现工艺和设计流程,以及复接和分接的原理。 分接器有三种主要结构...
钱立旺
文献传递
0.6μm CMOS 622 Mb/s 1∶4分接器芯片设计被引量:1
2005年
采用CSM C-H J 0.6μm CM O S工艺设计,可用于光纤通信系统中工作速率为622 M b/s的1∶4分接器。分析和设计了分接器的系统结构和单元电路,采用Sm artSp ice进行了仿真。整个电路采用5 V单电源供电,功耗为1.1 W。测试工作速率和各项技术指标达到相应标准。
窦建华钱立旺王志功梁帮立
关键词:光纤通信分接器
共1页<1>
聚类工具0