您的位置: 专家智库 > >

王得利

作品数:12 被引量:8H指数:2
供职机构:西北工业大学计算机学院更多>>
发文基金:国家自然科学基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 8篇期刊文章
  • 3篇专利
  • 1篇科技成果

领域

  • 9篇自动化与计算...

主题

  • 8篇处理器
  • 6篇微处理器
  • 4篇微指令
  • 4篇功耗
  • 3篇低功耗
  • 3篇嵌入式
  • 3篇计算机
  • 3篇计算机微处理...
  • 3篇被乘数
  • 3篇CISC微处...
  • 3篇操作数
  • 3篇乘法器
  • 3篇乘法运算
  • 3篇乘数
  • 2篇芯片
  • 2篇工控
  • 2篇工控系统
  • 2篇CISC
  • 1篇多核
  • 1篇多核处理

机构

  • 12篇西北工业大学

作者

  • 12篇王得利
  • 10篇高德远
  • 8篇王党辉
  • 6篇张盛兵
  • 4篇张萌
  • 4篇黄小平
  • 4篇樊晓桠
  • 4篇魏廷存
  • 2篇张骏
  • 2篇姚涛
  • 2篇杨磊
  • 1篇郑然
  • 1篇陈超
  • 1篇陈超
  • 1篇林培恒
  • 1篇孙华锦
  • 1篇吴伟
  • 1篇李峰
  • 1篇王佳
  • 1篇陈付龙

传媒

  • 2篇微电子学与计...
  • 2篇计算机工程与...
  • 2篇计算机科学
  • 1篇西安交通大学...
  • 1篇计算机应用研...

年份

  • 4篇2010
  • 2篇2009
  • 5篇2008
  • 1篇2007
12 条 记 录,以下是 1-10
排序方式:
32位嵌入式CISC微处理器设计被引量:1
2009年
LongtiumC2微处理器是西北工业大学自主产权设计的嵌入式32位CISC微处理器,与Intel486DX2完全兼容,工作频率133MHz,规模约100万门,功耗小于1W。在微体系结构方面,提出硬连线和微程序相结合的控制通路设计方案,增强了处理器的灵活性和扩展能力。在流水线方面,为了实现精确中断,提出了基于微操作的指令指针跟踪方案,不但可以精确地保存中断现场,而且省去了等待指令边界的时间,实现了中断的快速响应。为了实现Longti-umC2的低功耗特性,提出了译码控制核心的低功耗设计方案,使译码器和微内核的功耗分别下降26%和19%。最后,为了快速、完备、有效地对LongtiumC2进行功能验证,提出了一种微处理器的系统级验证策略,使用虚拟系统和FPGA来同时搭建系统级验证平台,并采用Vera进行基于功能点的覆盖率验证,提高了验证工作的效率和置信度。
王得利高德远张骏王党辉
关键词:微处理器低功耗流水线CISC
“龙腾”S2微处理器测试结构设计被引量:1
2010年
介绍了"龙腾"S2微处理器测试结构设计方法,详细讨论了采用全扫描测试、内建自测试(BIST)等可测性设计(DFT)技术.该处理器与PC104全兼容,设计中的所有寄存器采用全扫描结构,设计中的存储器采用内建自测试,整个设计使用JTAG作为测试接口.通过这些可测性设计,使芯片的故障覆盖率达到了100%,能够满足流片后测试需求.
陈超王党辉张盛兵王得利
关键词:ATPGBISTJTAG
片上多核中一种共享感知的数据主动推送Cache技术被引量:3
2010年
针对片上多核处理器的二级Cache访问延时持续增加以及并行程序在运行时线程间执行速率差异大的问题,提出了一种基于共享感知的数据主动推送Cache技术(SAAPC).SAAPC技术充分考虑并行程序的系统性能由速度最慢的线程所决定这一重要特性,根据并行线程间读数据共享程度高以及共享读数据访问局部性好的特征,采用基于指令的方法来预测共享读数据流,在后行线程需要共享数据之前将其主动推送至该线程的一级Cache中去,从而减少较慢线程的数据访问延时,提高执行速率,降低较慢线程与先行线程间执行速率的差异.SAAPC技术避免了预取技术所带来的额外片外带宽增加的缺点.使用SESC模拟器对来自于SPLASH2测试程序集的5个存储敏感型并行程序进行了测试仿真,结果表明,与传统的共享Cache相比,使用SAAPC技术减少了并行线程间执行速率的差异,系统的每周期指令数平均提高了7%,最高达到13.1%.
王得利高德远
关键词:片上多核处理器
基于CISC微处理器的32位整数乘法器
本发明公开了一种三十二位整数乘法器,属于计算机微处理器设计领域。它包括4-2压缩器,其特点是所述的4-2压缩器是三级4-2压缩器阵列,显示该乘法器可以完成有符号或者是无符号32位乘法运算,将被乘数经过符号扩展之后,使用基...
高德远王党辉王得利樊晓桠张盛兵黄小平魏廷存张萌
文献传递
存储器行缓冲区命中预测研究被引量:1
2010年
存储系统已经成为提高计算机系统性能的一个瓶颈。现利用DRAM存储器的访问特性来减少存储器访问操作的平均延迟。首先对存储器行缓冲区的控制策略进行研究,提出了读写分离式页模式预测器,并提出了双饱和计数器预测器和2级预测器等两种预测器方案;然后以SimpleScalar搭建的仿真平台对提出的预测方案进行了性能评估。结果显示,与缓冲区"关"策略相比,平均访问延迟减少了26%,IPC平均提高了4.3%;与缓冲区"开"策略相比,平均访问延迟减少了19.6%,IPC平均提高了2.5%。
王得利高德远王党辉孙华锦
兼容X86指令的32位乘法器的分析与设计被引量:2
2008年
通过研究X86指令手册中各种乘法指令,分析其可能需要的微指令类型,结合龙腾C2的微体系结构,对执行部件以及译码部件工作作出权衡,同时又考虑到旁路设计的需求,设计出适应不同乘法指令类型及结果时机需求的三级流水32位有符号、无符号混合树型乘法器结构。使用基4布斯编码,对操作数的高位进行分析,将传统的17个部分积转变为16个部分积,减少了乘法部件的面积,同时在逻辑上给出了关断开关,尽量减少电路的翻转频率,有效地降低了电路的功耗。
王得利高德远杨磊
关键词:微指令乘法器低功耗
基于SOC工控系统的总线控制器设计
2008年
通过对工控PC104总线协议的分析,在一个SOC中设计了一个同步的总线控制器。基于面向航空领域应用中断响应速度快、低功耗、可靠性高的要求以及SOC系统的特点,对设计相关方面做出改进,主要包括对SOC片上外设数据通路的优化、SOC片上外设总线周期加速、关键信号去噪音处理、总线周期超时自结束。实验数据表明,改进后的设计,在启动操作系统时间速度比原来缩短了7.3%,功耗下降了17.1%。集成了该控制器的一款SOC芯片流片成功,实际运行系统可靠性高,中断响应速度加快了14%。
王得利高德远王党辉
关键词:PC104低功耗
三十二位整数乘法器
本实用新型公开了一种三十二位整数乘法器,属于计算机微处理器设计领域。它包括4-2压缩器,其特点是所述的4-2压缩器是三级4-2压缩器阵列,显示该乘法器可以完成有符号或者是无符号32位乘法运算,将被乘数经过符号扩展之后,使...
高德远王党辉王得利樊晓桠张盛兵黄小平魏廷存张萌
文献传递
基于CISC结构的寄存器文件设计与优化
2007年
首先介绍了西北工业大学航空微电子中心设计的32位CISC处理器龙腾C2寄存器文件的设计,针对现有寄存器文件设计方法的不足,提出了一种基于访问频度分体的优化寄存器文件方法,经实验验证,对于CISC体系结构的寄存器文件,本方法在增加少量面积开销的情况下显著降低了功耗。
杨磊张盛兵王得利
关键词:寄存器文件CISC功耗
嵌入式处理器的浮点乘法器设计
2008年
利用阵列乘法器中的压缩部分积的思想,通过对传统的串行执行乘法器的改造,提出了一种带压缩器的串行执行浮点乘法器,分析了具有不同压缩模块结构的乘法器的性能.实验表明,该乘法器可以有效地提高传统的串行乘法器的性能,而面积要小于阵列乘法器.
姚涛高德远王得利潘永峰
关键词:浮点乘法器压缩器嵌入式处理器
共2页<12>
聚类工具0