您的位置: 专家智库 > >

涂申俊

作品数:3 被引量:1H指数:1
供职机构:华中科技大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇学位论文
  • 1篇期刊文章

领域

  • 2篇电子电信
  • 1篇自动化与计算...

主题

  • 3篇时钟
  • 3篇时钟分配
  • 2篇基于FPGA
  • 2篇TDC
  • 1篇电路
  • 1篇时钟信号
  • 1篇锁相
  • 1篇锁相环
  • 1篇全数字
  • 1篇全数字化
  • 1篇芯片
  • 1篇芯片设计
  • 1篇进位链
  • 1篇集成电路
  • 1篇FPGA

机构

  • 3篇华中科技大学

作者

  • 3篇涂申俊
  • 1篇王耘波
  • 1篇高俊雄
  • 1篇谢庆国

传媒

  • 1篇计算机与数字...

年份

  • 3篇2011
3 条 记 录,以下是 1-3
排序方式:
全数字化PET系统时间信号基准模块设计
2011年
为了满足为全数字化PET(正电子发射断层扫描仪)系统中前端电子学模块提供时间信号基准的时钟信号的要求,采用FPGA和AD9516-4芯片设计了一种时间信号基准模块。针对时间信号基准的要求,提出了通过参考基准频率由锁相环产生高频信号,同时利用分频器实现了对高频时钟信号的分频,并用LVDS(低电压差分信号)模式对生成的多路时钟信号进行输出,从而获得了多路频率、相位、幅值均相同的同步时钟信号的方法。相比于其他方法实现的时钟分配模块,本方法具有高精确度,低功耗和高稳定性的特点。该模块已经在全数字化PET系统中使用,验证了该模块具有高精确度和高稳定性的特点。
涂申俊王耘波高俊雄谢庆国
关键词:时钟分配锁相环
基于FPGA的全局时钟分配和TDC模块研究
对于很多先进的电子系统,它们的性能和系统的时间分辨率以及作用于系统的全局时钟信号有很大的关系。获得一个较高的时间分辨率以及一个高精确度和高稳定性的全局时钟信号可以提高电子系统的性能。全数字化PET系统的成像质量就与时间分...
涂申俊
关键词:集成电路时钟分配芯片设计
文献传递
基于FPGA的全局时钟分配和TDC模块设计
对于很多先进的电子系统,它们的性能和系统的时间分辨率以及作用于系统的全局时钟信号有很大的关系。获得一个较高的时间分辨率以及一个高精确度和高稳定性的全局时钟信号可以提高电子系统的性能。 在这篇论文中,全数字化PET系统的成...
涂申俊
关键词:FPGA进位链
文献传递
共1页<1>
聚类工具0