您的位置: 专家智库 > >

文献类型

  • 9篇中文专利

领域

  • 2篇自动化与计算...

主题

  • 7篇电路
  • 4篇宇航
  • 4篇刷新
  • 3篇管脚
  • 2篇单粒子
  • 2篇单粒子翻转
  • 2篇读操作
  • 2篇信号
  • 2篇信号传播
  • 2篇振荡周期
  • 2篇阵列
  • 2篇蛇形
  • 2篇现场可编程
  • 2篇现场可编程逻...
  • 2篇向量
  • 2篇码流
  • 2篇可编程逻辑
  • 2篇可编程逻辑门...
  • 2篇回读
  • 2篇级联

机构

  • 9篇北京时代民芯...
  • 4篇中国航天北京...
  • 2篇中国航天科技...

作者

  • 9篇张帆
  • 3篇张彦龙
  • 3篇陈雷
  • 3篇文治平
  • 3篇刘增容
  • 3篇杜忠
  • 3篇储鹏
  • 3篇周涛
  • 3篇李学武

年份

  • 2篇2017
  • 3篇2014
  • 1篇2012
  • 3篇2007
9 条 记 录,以下是 1-9
排序方式:
一种现场可编程逻辑门阵列触发器传播延迟的测试电路
一种现场可编程逻辑门阵列触发器传播延迟的测试电路,包括振荡器使能电路、被测异步复位触发器链和复位信号选择电路。本发明通过构建一种环形振荡器来实现对FPGA中触发器信号传播延迟的测试,振荡器的环路中包含了一系列被测触发器,...
张帆周涛王岚施陈雷李学武张彦龙刘增荣
四次配置完成FPGA互连资源的测试方法
一种四次配置完成FPGA互连资源的测试方法,其特点在于:将开关矩阵按连接方向划分为水平、垂直、左斜和右斜四种,每次配置针对一个连接方向设计测试电路,将各个开关矩阵级连成蛇形测试通路,对每个通路同时施加走步-1测试向量。本...
文治平周涛杜忠陈雷李学武张帆刘增容张彦龙储鹏
文献传递
基于SELECTMAP的宇航FPGA通用刷新电路及其实现方法
本发明涉及基于SELECTMAP的宇航FPGA通用刷新电路,该刷新电路设计有6个输入管脚、6个输出管脚,8个双向管脚,分别与PROM与FPGA的管脚连接,通过SELECTMAP对SRAM型FPGA进行回读操作,确定FPG...
张帆陈雷赵元富文治平李学武张彦龙孙华波王硕尚祖宾冯长磊王岚施林彦君郑咸建
文献传递
五次配置完成FPGA可配置逻辑块的测试方法
一种五次配置完成FPGA可配置逻辑块的测试方法,其特点在于:将FPGA可配置逻辑块的时序逻辑电路和组合逻辑电路结合起来测试,通过优化安排测试资源,交叉使用同或、异或等函数和穷举法的测试向量,减少了测试配置次数;本发明中使...
文治平周涛杜忠陈雷李学武张帆刘增容张彦龙储鹏
文献传递
基于JTAG接口的宇航FPGA通用刷新电路的实现方法
本发明涉及基于JTAG接口的宇航FPGA通用刷新电路的实现方法,该刷新电路设计有6个输入管脚、9个输出管脚,分别与PROM与FPGA的管脚连接,通过JTAG接口对SRAM型FPGA进行回读操作,确定FPGA型号并校验回读...
张帆陈雷赵元富文治平李学武张彦龙孙华波王硕尚祖宾冯长磊王岚施林彦君郑咸建
文献传递
基于JTAG接口的宇航FPGA通用刷新电路及其实现方法
本发明涉及基于JTAG接口的宇航FPGA通用刷新电路,该刷新电路设计有7个输入管脚、8个输出管脚,分别与PROM与FPGA的管脚连接,通过JTAG接口对SRAM型FPGA进行回读操作,确定FPGA型号并校验回读数据,若发...
张帆陈雷赵元富文治平李学武张彦龙孙华波王硕尚祖宾冯长磊王岚施林彦君郑咸建
消除NMOS单管传输形成静态短路电流的电路
消除NMOS单管传输形成静态短路电流的电路,包括:NMOS传输管与CMOS缓冲器电路,CMOS缓冲器电路包括两个CMOS反向器电路,有一电压钳位电路耦接在第一CMOS反向器电路的主电流路径和电源端之间,有一反馈回路跨接在...
文治平李学武陈雷周涛张帆杜忠刘增容张彦龙储鹏
文献传递
一种现场可编程逻辑门阵列触发器传播延迟的测试电路
一种现场可编程逻辑门阵列触发器传播延迟的测试电路,包括振荡器使能电路、被测异步复位触发器链和复位信号选择电路。本发明通过构建一种环形振荡器来实现对FPGA中触发器信号传播延迟的测试,振荡器的环路中包含了一系列被测触发器,...
张帆周涛王岚施陈雷李学武张彦龙刘增荣
文献传递
基于SELECTMAP的宇航FPGA通用刷新电路的实现方法
本发明涉及基于SELECTMAP的宇航FPGA通用刷新电路的实现方法,其中通用刷新电路设计有6个输入管脚、6个输出管脚,8个双向管脚,分别与PROM与FPGA的管脚连接,通过SELECTMAP对SRAM型FPGA进行回读...
张帆陈雷赵元富文治平李学武张彦龙孙华波王硕尚祖宾冯长磊王岚施林彦君郑咸建
文献传递
共1页<1>
聚类工具0