您的位置: 专家智库 > >

何刚跃

作品数:24 被引量:22H指数:3
供职机构:中兴通讯股份有限公司更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 18篇专利
  • 5篇期刊文章
  • 1篇会议论文

领域

  • 5篇电子电信
  • 2篇自动化与计算...

主题

  • 12篇灰度
  • 10篇电路
  • 10篇脉冲
  • 10篇脉冲产生
  • 8篇帧同步
  • 8篇脉冲波形
  • 6篇电路实现
  • 6篇数据存储
  • 6篇存储器
  • 4篇数据存储器
  • 4篇缓存
  • 3篇多通道
  • 3篇液晶
  • 3篇数据处理
  • 3篇位处理器
  • 3篇SOC
  • 3篇HDLC
  • 3篇处理器
  • 2篇电压
  • 2篇电压选择

机构

  • 24篇中兴通讯股份...

作者

  • 24篇何刚跃
  • 20篇文冠果
  • 20篇赵琮
  • 17篇何剑
  • 10篇陈家锦
  • 4篇陈旭
  • 3篇梁松海
  • 2篇汪坚

传媒

  • 2篇微电子学与计...
  • 2篇液晶与显示
  • 1篇电子技术应用

年份

  • 1篇2010
  • 2篇2009
  • 6篇2008
  • 6篇2007
  • 1篇2006
  • 4篇2005
  • 3篇2004
  • 1篇2003
24 条 记 录,以下是 1-10
排序方式:
一种液晶灰度的非线性实现电路
本发明公开了一种液晶灰度的非线性实现电路,包括脉冲产生单元、灰度调制单元、灰度数据读取控制单元、数据存储器、帧同步产生单元;所述脉冲产生单元用于产生周期性的脉冲波形,生成行同步信号;所述灰度数据读取控制单元用于根据所述行...
文冠果何剑何刚跃赵琮
文献传递
一种用帧率控制方法实现液晶灰度的电路
本发明公开了一种用帧率控制方法实现液晶灰度的电路,包括脉冲产生单元、灰度调制单元、灰度数据读取控制单元、数据存储器、帧同步产生单元;所述脉冲产生单元用于产生周期性的脉冲波形,生成行同步信号;所述脉冲产生单元包括一子帧计数...
文冠果何剑何刚跃赵琮
文献传递
一种乒乓缓冲装置
本发明公开了一种乒乓缓存装置,包括数据附加信息分析模块、附加信息输入选择器、输入数据分析模块、写缓存选择器、写跳转条件处理模块、乒乓缓存的实体模块、附加信息输出选择器和读缓存选择器。使用本发明的提出的乒乓缓存装置,能够实...
赵琮陈家锦何刚跃何剑文冠果陈旭
文献传递
一种液晶灰度的非线性实现电路
本发明公开了一种液晶灰度的非线性实现电路,包括脉冲产生单元、灰度调制单元、灰度数据读取控制单元、数据存储器、帧同步产生单元;所述脉冲产生单元用于产生周期性的脉冲波形,生成行同步信号;所述灰度数据读取控制单元用于根据所述行...
文冠果何剑何刚跃赵琮
文献传递
一种用帧率控制方法实现液晶灰度的电路
本发明公开了一种用帧率控制方法实现液晶灰度的电路,包括脉冲产生单元、灰度调制单元、灰度数据读取控制单元、数据存储器、帧同步产生单元;所述脉冲产生单元用于产生周期性的脉冲波形,生成行同步信号;所述脉冲产生单元包括一子帧计数...
文冠果何剑何刚跃赵琮
文献传递
脉冲产生电路及利用该脉冲产生电路实现液晶灰度的电路
本发明提供一种脉冲产生电路及利用该电路实现液晶灰度的电路,该液晶灰度实现电路包括:脉冲产生单元,灰度数据读取控制单元,灰度数据存储器,帧同步产生单元,以及灰度调制单元。其中所述脉冲产生单元,包括第一级脉冲产生单元,第二级...
文冠果何剑何刚跃赵琮
文献传递
一种多通道高级数据链路控制器
本发明多通道HDLC控制器,用于实现多通道HDLC与系统的对接,将数据以多通道HDLC方式进行组织,然后通过时分复用接口传送数据,同时通过AHB总线接口与使用HDLC控制器的系统内存相连,在本发明中,部分HDLC控制器工...
陈家锦赵琮何刚跃陈旭何剑汪坚
文献传递
一种多行寻址的液晶显示驱动器
本发明公开了一种多行寻址的液晶显示驱动器,包括计数单元、译码单元、显示存储单元、扰码器、逻辑门电路和电压选择器,其特征在于,所述计数单元以块为单位进行计数,并将计数的结果送入译码单元,所述块为n个显示行,1≤n<M,其中...
何刚跃
文献传递
一种液晶灰度的实现电路
本发明公开了一种液晶灰度的实现电路,包括脉冲产生单元、灰度调制单元、灰度数据读取控制单元、数据存储器、帧同步产生单元;所述脉冲产生单元用于产生周期性的脉冲波形,生成行同步信号,包括一子帧计数器,其各位输出产生计数器复位控...
文冠果何剑何刚跃赵琮
文献传递
一种可重用的SoC通讯微引擎结构设计被引量:3
2004年
文章讨论了一种SoC通讯处理器芯片的系统设计。该通讯处理器中包括了以太网微引擎、HDLC微引擎。为缩短开发时间,采用了可重用的结构,将每一个通讯微引擎划分为协议处理为主的位处理器和数据处理为主的字节处理器两大部分,这样在开发不同的通讯微引擎时只要对位处理器进行重新设计,而字节处理器只要做很小的修改。该设计通过了FPGA验证。
文冠果梁松海赵琮陈家锦何刚跃
关键词:系统设计数据处理位处理器
共3页<123>
聚类工具0