您的位置: 专家智库 > >

祝超

作品数:6 被引量:17H指数:2
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家重点基础研究发展计划国家自然科学基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 3篇期刊文章
  • 2篇专利
  • 1篇科技成果

领域

  • 4篇自动化与计算...

主题

  • 5篇网络
  • 3篇硬件
  • 3篇计算机
  • 2篇硬件电路
  • 2篇中断响应时间
  • 2篇时间同步
  • 2篇时间同步算法
  • 2篇网络测量
  • 2篇物理链路
  • 2篇计算机网
  • 2篇计算机网络
  • 2篇FPGA
  • 1篇多核
  • 1篇多核架构
  • 1篇硬件加速
  • 1篇时间戳
  • 1篇时钟
  • 1篇时钟同步
  • 1篇主干网
  • 1篇网络监测

机构

  • 6篇中国科学院
  • 3篇中国科学院研...

作者

  • 6篇王建东
  • 6篇祝超
  • 6篇谢应科
  • 3篇韩承德
  • 3篇谢高岗
  • 3篇赵自力
  • 1篇张众
  • 1篇颜勇
  • 1篇唐海娜
  • 1篇郑红霞
  • 1篇温曙光
  • 1篇李振宇
  • 1篇张广兴
  • 1篇帅亮
  • 1篇杨建华
  • 1篇曾宇

传媒

  • 2篇计算机研究与...
  • 1篇通信学报

年份

  • 1篇2012
  • 1篇2010
  • 2篇2009
  • 2篇2008
6 条 记 录,以下是 1-6
排序方式:
基于FPGA的万兆流量并行实时处理系统研究被引量:7
2009年
针对万兆网络环境下入侵检测、流量审计等应用系统处理能力瓶颈,提出一个并行实时处理体系结构,并基于FPGA实现了原型系统,该系统对OC192(10Gbps)流量进行分类、过滤及统计,然后将流量分发到多个后台并行处理.系统中设计了通用包分类结构RSTCAM(range-supported split TCAM),该结构资源占用量少,可降低系统功耗,且易于实现范围查找,对基于TCAM包分类系统具有普遍意义.系统中还提出了一种负载均衡算法FDLB(feedback-based dynamic load balancing),FDLB改进了基于表的Hash方法,在保证会话完整性的前提下将流量优先分发给当前负载最小的后端处理.测试表明,原型系统完全胜任万兆流量的线速处理,平均处理延迟为4.2μs.
王建东祝超谢应科韩承德赵自力
关键词:FPGA包分类负载均衡
CNGI主干网网络监测和性能分析系统
谢高岗杨建华谢应科张广兴颜勇郑红霞李振宇温曙光帅亮张众王建东祝超唐海娜曾宇
本项目研制的CNGI主干网网络监测和性能分析系统全面支持面向下一代互联网协议,可广泛用于网络运营商基于IPv6的下一代互联网示范网络与IPv4生产网络系统以及银行、学校及业务依赖网络的大企业专有网络。通过使用本项目产品,...
关键词:
关键词:监测分析流量控制
一种用于计算机网络的高精度时间同步设备、系统及方法
本发明提供一种可用于计算机网络性能测试、监控系统以及网络仿真的高精度时间同步设备、方法和系统。包括:利用硬件电路实现时间戳发生电路,将时间戳记录位置移到物理链路层,消除常见软件时间戳中缓存延迟以及中断响应时间延迟带来的影...
谢应科王建东祝超谢高岗
文献传递
网络测量中高精度时间戳研究与实现被引量:10
2010年
在网络测量中,时间戳记录数据包接收和发送的时间,是时延、带宽以及抖动等网络参数测量的基础.受缓存延迟、中断响应时间不确定等因素影响,软件时间戳只能达到毫秒级精度;基于GPS(global positioning system)时钟的硬件时间戳可以达到纳秒级精度,但其成本高且安装部署不方便.基于对网络测量系统中时间戳误差来源的详细分析,设计了精确时间戳测量系统,系统利用硬件产生时间戳,消除各种软件延迟影响,通过基于预测的时钟同步算法PCS(prediction-based clock synchronization)同步各测量节点时钟,达到了与GPS相当的精度.基于自行设计的千兆网卡实现了测量系统原型,测试表明各测量节点时间戳误差不超过100ns.
谢应科王建东祝超赵自力韩承德
关键词:网络测量时钟同步GPS时间戳
一种用于计算机网络的高精度时间同步设备、系统及方法
本发明提供一种可用于计算机网络性能测试、监控系统以及网络仿真的高精度时间同步设备、方法和系统。包括:利用硬件电路实现时间戳发生电路,将时间戳记录位置移到物理链路层,消除常见软件时间戳中缓存延迟以及中断响应时间延迟带来的影...
谢应科王建东祝超谢高岗
文献传递
多核架构下实时IP流测量的硬件加速方法
2008年
提出了一种多核架构下实时IP流测量的硬件加速方法。FPGA以线速捕获OC-192链路数据报文,并将数据记录以IP流为单位均衡至多个处理器核对应的亲核缓存队列中,利用流标识的多级散列值检测流表更新碰撞。实验表明,这种方法可以有效提高IP流的分析速度,在数据包长75byte的情况下,能够实时线速处理OC-192速率的流量,对高速骨干网多并发流下业务流的在线识别和分析具有重要意义。
祝超谢应科王建东赵自力韩承德
关键词:计算机系统结构网络测量硬件加速IP流多核架构FPGA
共1页<1>
聚类工具0