您的位置: 专家智库 > >

石长振

作品数:3 被引量:31H指数:2
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家部委资助项目国家自然科学基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 2篇自动化与计算...
  • 1篇电子电信

主题

  • 2篇流水线
  • 2篇并行处理
  • 1篇蝶形单元
  • 1篇星载
  • 1篇星载SAR
  • 1篇硬件
  • 1篇软硬件
  • 1篇软硬件协同
  • 1篇软硬件协同设...
  • 1篇实时成像
  • 1篇实时成像处理
  • 1篇实时成像处理...
  • 1篇相位
  • 1篇协同设计
  • 1篇块浮点
  • 1篇快速傅里叶变...
  • 1篇浮点
  • 1篇傅里叶
  • 1篇傅里叶变换
  • 1篇SCALIN...

机构

  • 3篇中国科学院
  • 1篇中国科学院研...

作者

  • 3篇石长振
  • 3篇王贞松
  • 1篇熊君君
  • 1篇杨雪
  • 1篇姚建平

传媒

  • 2篇计算机工程
  • 1篇电子学报

年份

  • 1篇2012
  • 1篇2011
  • 1篇2005
3 条 记 录,以下是 1-3
排序方式:
基于Chirp Scaling算法的相位补偿优化被引量:1
2011年
针对Chirp Scaling算法相位因子表达式复杂、计算量过大的问题,提出一种适合于实时成像的相位补偿因子软硬件协同设计方法。该方法结合软件的灵活性和硬件逻辑处理的快捷性,能够快速实现相位因子的生成与补偿。理论分析与测试结果表明了该方法的高效性。
石长振王贞松
关键词:CHIRPSCALING算法软硬件协同设计流水线
星载SAR实时成像处理器的FPGA实现被引量:20
2005年
本文提出了一种用FPGA实现星载合成孔径雷达实时成像处理器的方法,用来实现星载SAR的CS算法(或RMA算法).该实时成像处理器由7片Xilinx公司的商业FPGA实现,其中4片作为并行的处理单元;一片为CS因子的生成单元;一片为SDRAM控制单元;一片为系统的控制单元.该系统将流水处理和并行处理相结合,从而极大的减少了处理时间.同时根据算法各运算对数据的精度要求不同,将浮点运算和定点运算结合在一块,减少了硬件开销.该系统工作在100MHz时,33秒左右能完成16k16k星载样本点的成像,并对加拿大Radarsat的雷达原始信号进行成像处理,成像质量能达到要求.
熊君君王贞松姚建平石长振
关键词:CS算法实时成像处理器FPGA并行处理
高性能并行FFT处理器的设计与实现被引量:10
2012年
提出一种高性能并行快速傅里叶变换(FFT)处理器的设计方案,采用4个蝶形单元进行并行处理,利用改进的无冲突操作数地址映射方式,保证每个周期同时读取和写入16个数据。给出该处理器的FPGA实现,性能评测结果表明,与其他FFT处理器相比,该并行FFT处理器的性能较优,能满足实际应用需求。
石长振杨雪王贞松
关键词:快速傅里叶变换并行处理流水线块浮点蝶形单元
共1页<1>
聚类工具0