您的位置: 专家智库 > >

蒋玉新

作品数:17 被引量:16H指数:2
供职机构:广西科技大学更多>>
发文基金:广西省自然科学基金广西壮族自治区自然科学基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 12篇专利
  • 4篇期刊文章
  • 1篇学位论文

领域

  • 5篇自动化与计算...

主题

  • 11篇脉冲
  • 11篇脉冲控制
  • 9篇用户
  • 9篇用户程序
  • 9篇脉冲分配器
  • 8篇控制模块
  • 6篇读写
  • 4篇总线
  • 4篇逻辑运算
  • 4篇PLC
  • 4篇ARM
  • 3篇堆栈
  • 3篇信息读取
  • 3篇信息功能
  • 3篇数据刷新
  • 3篇数据总线
  • 3篇数据组织
  • 3篇锁存
  • 3篇锁存器
  • 3篇FPGA

机构

  • 17篇广西科技大学
  • 1篇桂林电子科技...

作者

  • 17篇蒋玉新
  • 16篇蔡启仲
  • 14篇李克俭
  • 13篇张炜
  • 12篇余玲
  • 6篇覃永新
  • 4篇周曙光
  • 3篇文家燕
  • 3篇潘绍明
  • 3篇刘瑞琪
  • 3篇陈文辉
  • 3篇黄丽敏
  • 1篇陈文辉
  • 1篇李静
  • 1篇侯鸿佳
  • 1篇张玲玲

传媒

  • 1篇计算机应用与...
  • 1篇微电子学与计...
  • 1篇测控技术
  • 1篇广西工学院学...

年份

  • 5篇2015
  • 10篇2013
  • 2篇2012
17 条 记 录,以下是 1-10
排序方式:
并行操作逻辑运算及其控制器
一种并行操作逻辑运算及其控制器,包括命令译码与操作位存储模块、脉冲分配器、多操作位逻辑运算控制模块、双操作位逻辑运算控制模块、时序控制模块、先进后出位单元堆栈和输出控制器;该控制器应用FPGA设计硬连接控制电路,在系统W...
李克俭蔡启仲覃永新张炜余玲蒋玉新周曙光
文献传递
基于FPGA的多操作位逻辑运算控制器的设计被引量:2
2015年
提出了应用FPGA设计可执行多操作位逻辑运算控制器的思路,该控制器接收到逻辑运算命令与多操作位后,在内部时序脉冲作用下,可以自主完成PLC逻辑运算指令的功能,运算结果传输到系统数据总线。设计多操作位逻辑运算的PLC指令,论述了该控制器的电路构成和基本原理,分析指令在内部时序脉冲作用的执行过程并给出了流程图,应用Verilog HDL语言实现相关硬件的构建和连接,应用梯形图程序进行仿真测试。测试表明:该控制器可以自主完成每条指令的运算,实现了逻辑运算指令的执行与系统其他功能模块的并行处理,提高了PLC执行指令序列的速度。
李静蔡启仲蒋玉新周曙光张玲玲
关键词:PLCFPGA逻辑运算控制器
输出位信息的读写与时序控制器
一种输出位信息的读写与时序控制器,包括PLC输出端口与输出锁存器,PLC输出映像存储器,地址命令写入模块,写入位信息存储模块,高速输出位信息控制器,位信息读写控制模块和脉冲分配器;该控制器应用FPGA设计硬连接控制电路,...
李克俭蔡启仲覃永新余玲蒋玉新张炜文家燕
文献传递
PLC输入采集与读取信息映像存储控制器
一种PLC输入采集与读取信息映像存储控制器,包括PLC输入端口与映像存储模块,命令译码与操作地址信息模块,高速输入位信息控制模块,位信息读取控制模块,数据传输控制模块,数据组合存储模块;该控制器应用FPGA设计硬连接控制...
蔡启仲李克俭陈文辉余玲张炜蒋玉新刘瑞琪
文献传递
基于ARM-FPGA的PLC源程序编译系统的设计被引量:2
2013年
在研究PLC程序编译执行过程和新指令特点的基础上,基于ARM-FPGA的PLC主机结构,提出一种新型PLC指令的编译方法。静态编译将指令的操作数转换为PLC软元件的直接地址,建立转移类指令的转移地址链表,编译成为新的PLC程序代码序列;动态编译在PLC程序执行过程中将新程序指令中操作数的直接地址转换为立即数,由FPGA模块执行。通过对PLC用户源程序的编译与执行,表明该方法能够充分应用FPGA高速并行处理的功能,提高了PLC程序执行的速度。
蒋玉新蔡启仲李克俭张炜
关键词:PLCFPGA
PLC输入采集与读取信息映像存储控制器
一种PLC输入采集与读取信息映像存储控制器,包括PLC输入端口与映像存储模块,命令译码与操作地址信息模块,高速输入位信息控制模块,位信息读取控制模块,数据传输控制模块,数据组合存储模块;该控制器应用FPGA设计硬连接控制...
蔡启仲李克俭陈文辉余玲张炜蒋玉新刘瑞琪
文献传递
PLC输出数据刷新、读写与时序控制器
一种PLC输出数据刷新、读写与时序控制器,包括命令和地址控制模块、32入4位出存储器、4入32位出存储器、数据传送控制模块、PLC输出映像存储器、数据锁存器与输出端口和脉冲发生器;该控制器应用FPGA设计硬连接控制电路,...
蔡启仲李克俭潘绍明蒋玉新余玲张炜黄丽敏
文献传递
输出位信息的读写与时序控制器
一种输出位信息的读写与时序控制器,包括PLC输出端口与输出锁存器,PLC输出映像存储器,地址命令写入模块,写入位信息存储模块,高速输出位信息控制器,位信息读写控制模块和脉冲分配器;该控制器应用FPGA设计硬连接控制电路,...
李克俭蔡启仲覃永新余玲蒋玉新张炜文家燕
文献传递
并行操作逻辑运算及其控制器
一种并行操作逻辑运算及其控制器,包括命令译码与操作位存储模块、脉冲分配器、多操作位逻辑运算控制模块、双操作位逻辑运算控制模块、时序控制模块、先进后出位单元堆栈和输出控制器;该控制器应用FPGA设计硬连接控制电路,在系统W...
李克俭蔡启仲覃永新张炜余玲蒋玉新周曙光
文献传递
基于ARM-FPGA的PLC通讯与编译的设计被引量:1
2013年
为了提高PLC(可编程控制器)的通讯稳定性及指令执行速度,采用一种以ARM为控制模块FPGA为并行处理模块的PLC主机结构.一方面,ARM控制模块通过CAN总线与手持编程器及人机界面通讯,组成控制局域网,实现点对点通讯,提高信息传输的稳定性与有效性;另一方面,针对新型指令系统按照FPGA并行运算的特点设计PLC源程序的编译方法,提出两次编译,静态编译与动态编译,用链表数据结构组织PLC指令将它们重新编译成适合FPGA并行运算的新用户指令序列,并通过ARM与FPGA之间的信息交换接口按照通信规范发送给FPGA处理.通过测试,验证了该方法的有效性.
蒋玉新蔡启仲李克俭
关键词:PLCCANARMFPGA
共2页<12>
聚类工具0