您的位置: 专家智库 > >

施思

作品数:3 被引量:8H指数:1
供职机构:东南大学能源与环境学院射频与光电集成电路研究所更多>>
发文基金:国家教育部博士点基金国家自然科学基金国家高技术研究发展计划更多>>
相关领域:电子电信自然科学总论更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 2篇电子电信
  • 1篇自然科学总论

主题

  • 2篇时钟
  • 1篇电路
  • 1篇电路技术
  • 1篇时钟提取
  • 1篇时钟与数据恢...
  • 1篇速率
  • 1篇锁相
  • 1篇锁相环
  • 1篇全速率
  • 1篇鉴频
  • 1篇鉴频鉴相器
  • 1篇鉴相
  • 1篇鉴相器
  • 1篇过采样
  • 1篇复接
  • 1篇复接器
  • 1篇倍频
  • 1篇OSCILL...
  • 1篇PHASE_...
  • 1篇5GB/S

机构

  • 3篇东南大学
  • 1篇南京邮电大学

作者

  • 3篇施思
  • 3篇张长春
  • 3篇王志功
  • 2篇郭宇峰
  • 1篇苗澎
  • 1篇黄继伟
  • 1篇潘海仙

传媒

  • 1篇电路与系统学...
  • 1篇Journa...
  • 1篇中国集成电路

年份

  • 1篇2012
  • 1篇2011
  • 1篇2009
3 条 记 录,以下是 1-3
排序方式:
A 5-Gbit/s monolithically-integrated low-power clock recovery circuit in 0.18-μm CMOS
2011年
In order to make a 10 Gbit/s 2:1 half-rate multiplexer operate without external clocks, a 5 Gbit/s clock recovery (CR) circuit is needed to extract the desired clock from one input data. For the CR circuit, a 3-stage ring voltage-controlled oscillator (VCO) is employed to avoid an unreliable startup of a 2-stage VCO and a low oscillation frequency of a 4-stage VCO. A phase frequency detector (PFD) is used to expand the pull-in range to meet the wide tuning range of a VCO required by process-voltage-temperature (PVT) variation. SMIC 0. 18-μm CMOS technology is adopted and the core area is 170 μm ×270 μm. Measurements show that, under a 1.8 V supply voltage, it consumes only about 90 mW, and has an input sensitivity of less than 25 mV, an output single-ended swing of above 300 mV, a phase noise of - 114 dBc/Hz at 1 MHz offset and a pull-in range of 1 GHz.
张长春王志功施思潘海仙郭宇峰黄继伟
具有时钟提取及倍频功能的5Gb/s全速率复接器设计
2009年
采用SMIC0.18μmCMOS工艺设计了一个具有时钟提取及倍频功能的5Gb/s全速率2:1复接电路。整个电路由两部分构成,即:全速率2:1复接器和时钟提取及倍频环路。其中,后者从一路2.5Gb/s输入数据中提取出时钟信号,并为前者提供所需的2.5GHz及5GHz的时钟。Pottb覿cker鉴频鉴相器被运用以提高环路的捕获带宽。设计广泛采用了具有速度高和抗干扰能力强等诸多优点的电流模逻辑。仿真结果表明,本电路无需任何参考时钟,无需外接元件及手动相位调整或辅助捕获,就能可靠地工作在2.4~2.9Gb/s的输入数据速率上。芯片面积为812μm×675μm。电源电压1.8V时,功耗为162mW。
施思王志功张长春苗澎
关键词:复接器时钟提取倍频鉴频鉴相器
高速时钟与数据恢复电路技术研究被引量:8
2012年
本文根据数据恢复时,本地时钟与输入数据之间的相位关系及其实现方式的不同,将高速时钟与数据恢复(CDR,Clock and Data Recovery)电路技术分为三类,也即前馈相位跟踪型,反馈相位跟踪型,以及盲过采样型。进而又分别对每一类型进行了细分并分别进行了深入的剖析和比较。最后又给出了不同应用环境下,CDR技术的选择策略,并指出了CDR技术的发展趋势。本文通过对高速CDR技术详尽而又深刻的分析比较,勾勒出了一个高速CDR技术的关系及发展演化图,使读者能够对现存的高速CDR技术及其发展趋势有一个前面而又清晰的认识。
张长春王志功郭宇峰施思
关键词:时钟与数据恢复锁相环
共1页<1>
聚类工具0