浙江省科技计划项目(021107065)
- 作品数:5 被引量:7H指数:2
- 相关作者:严晓浪罗小华李训根王书江李伟良更多>>
- 相关机构:浙江大学清华大学杭州电子科技大学更多>>
- 发文基金:浙江省科技计划项目国家高技术研究发展计划更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 一种基于晶体管逻辑状态的电路简化方法被引量:2
- 2006年
- 本文提出了一种存储器(Memory)逻辑参数提取的电路简化新方法。该方法通过判断在输入特定激励向量时晶体管的逻辑状态是否改变来简化电路,研究表明新方法能大幅度减少电路中晶体管的数量,同时能很好地保持电路原有的功能特性和电气特性。基于此方法测得的逻辑参数有较好的精度,并大大加快了提取速度。实验结果表明该方法是有效的。
- 李训根罗小华竺红卫严晓浪
- 关键词:存储器电路简化
- 基于反向遍历组合单元BDD的延时参数激励波形自动生成算法被引量:2
- 2006年
- 本文研究了深亚微米工艺条件下单元特征参数提取和建模的激励生成,提出了一种基于反向遍历组合单元BDD的延时参数激励波形生成算法。该算法通过分析组合单元延时参数激励波形的特征和单元BDD的特征,推导了组合单元延时激励波形的生成定理,给出了基于该定理的组合单元延时激励波形生成算法。算法能快速完备地生成延时参数的激励波形,避免了复杂的布尔函数运算,提高了激励波形的生成效率。
- 罗小华李训根严晓浪
- 关键词:BDD
- 一种基于电路精简的Memory特征参数提取方法
- 2007年
- 提出一种基于电路精简的M emory特征参数快速提取方法。该算法通过对互连线寄生RC参数和M emory非活动存储单元的电路精简,能够快速准确地进行深亚微米工艺下M emory特征参数提取。
- 杨磊罗小华
- 关键词:深亚微米
- 高速CMOS电路的单元延时模型分析被引量:3
- 2003年
- 由于互连线电阻引起的时序问题对IC设计带来了越来越大的影响,选取精确的模型来计算延时变得非常重要。本文结合传统延时模型的特点,对有效电流源模型(ECSM)作了改进,通过分段线性方法精确地匹配了负载激励点波形的非线性特性,有效地解决了原模型中存在的不足。经理论分析和实验验证,该模型能快速有效地求解延时,能很好地应用于超深亚微米工艺下的时序分析。
- 李伟良史峥杨华中王书江严晓浪
- 关键词:延时
- 一种基于电路简化的DRAM逻辑参数提取方法
- 2005年
- 提出了一种动态随机存储器(DRAM)逻辑参数提取的新方法.利用DRAM在给定一组输入激励波形时只有部分存储单元是活动的以及电路结构很规整的特点,通过去掉不活动存储单元及合并活动Bit线上的负载来简化电路.提出了DRAM逻辑的激励波形生成等算法,减少了逻辑参数提取过程中引入的人为误差.研究表明,新方法能够很好地保持电路原有的功能特性和电气特性,基于此方法测得的逻辑参数有较好的精度,并大大加快了提取速度.
- 李训根严晓浪葛海通罗小华
- 关键词:电路简化