您的位置: 专家智库 > >

中国航空科学基金(20101931005)

作品数:12 被引量:52H指数:4
相关作者:李大鹏王红春田园李玉发李雯更多>>
相关机构:中航工业西安航空计算技术研究所西安航空计算技术研究所西安应用光学研究所更多>>
发文基金:中国航空科学基金更多>>
相关领域:自动化与计算机技术电子电信航空宇航科学技术机械工程更多>>

文献类型

  • 12篇中文期刊文章

领域

  • 6篇自动化与计算...
  • 5篇电子电信
  • 3篇航空宇航科学...
  • 1篇机械工程

主题

  • 5篇AFDX
  • 5篇FPGA
  • 3篇端系统
  • 3篇PCIE
  • 2篇千兆
  • 2篇基于FPGA
  • 2篇仿真
  • 2篇IP核
  • 1篇迭代
  • 1篇队列
  • 1篇性能分析
  • 1篇虚拟输出队列
  • 1篇延时
  • 1篇异步
  • 1篇异步FIFO
  • 1篇硬件
  • 1篇时间同步
  • 1篇子系统
  • 1篇接口
  • 1篇接口逻辑

机构

  • 9篇中航工业西安...
  • 2篇西安航空计算...
  • 1篇西北工业大学
  • 1篇西安应用光学...
  • 1篇陕西华达科技...

作者

  • 4篇王红春
  • 4篇李大鹏
  • 3篇田园
  • 3篇李玉发
  • 2篇孙靖国
  • 2篇李雯
  • 1篇张志平
  • 1篇张亚棣
  • 1篇何向栋
  • 1篇蒲恺
  • 1篇唐庆
  • 1篇蒲凯
  • 1篇王兵
  • 1篇田园
  • 1篇王晓华
  • 1篇李玉发
  • 1篇王世奎
  • 1篇刘芸

传媒

  • 7篇航空计算技术
  • 4篇计算机测量与...
  • 1篇电光与控制

年份

  • 1篇2018
  • 1篇2017
  • 2篇2016
  • 2篇2015
  • 1篇2014
  • 2篇2013
  • 3篇2012
12 条 记 录,以下是 1-10
排序方式:
一种两步迭代匹配算法及其性能分析被引量:1
2016年
基于VOQ的crossbar交换结构在高速互联网络中应用十分广泛。现有的VOQ调度算法以迭代方式工作,通常分为三步:请求、授权和接受。通过将仲裁合并到请求步骤,可以省略接受步骤,用来实现两步迭代匹配算法。提出了一种适用于两步迭代匹配算法的高效硬件实现结构,并进行了大量的仿真。仿真结果显示,两步迭代匹配算法可以达到与三步迭代匹配算法类似的性能。
李玉发王红春
关键词:虚拟输出队列交叉开关硬件仿真
一种高速大容量异步FIFO的实现方法被引量:5
2015年
为了满足高速实时数据采集系统对所采集海量数据进行缓存的要求,利用FPGA和DDR2 SDRAM设计了一种高速大容量异步FIFO。基于DDR2 SDRAM的高带宽和时分复用特点,设计了WFIFO和RFIFO,以及FIFO控制器,利用Xilinx公司的存储器接口生成器生成了DDR2 SDRAM控制器,完成了高速大容量异步FIFO的设计,并对其进行了测试验证。验证结果表明,设计可以解决高速海量数据缓存问题,在工程应用中具有积极的借鉴意义和参考价值。
李玉发孙靖国李涛
关键词:FPGADDR2SDRAM异步FIFO
基于FIFO的AFDX交换机帧捕获单元设计与实现
2013年
航空电子全双工交换以太网(AFDX)是为航电信息系统之间进行数据通信而专门制定的协议标准,具有确定性、双余度和可靠性等优点,已成功应用于新一代航电网络;分析ARINC 664Part7规范、通信架构、网络拓扑和工作模式等关键技术特点,提出一种基于FIFO适合AFDX交换机的捕获单元设计,采用Verilog语言实现捕获模块功能,满足针对某一物理端口或者VL在100Mb/s速度下的捕获要求;通过仿真与FPGA设计验证,证明基于FIFO捕获单元设计的正确性。
何向栋陈长胜张志平徐文杰
关键词:交换机
基于IP核的PCIE总线接口逻辑的设计和实现被引量:12
2017年
使用PCIE总线进行设备间互联时,需要设计接口逻辑实现PCIE总线与内部功能的交互,采用一种基于IP核的方法,在Xilinx Virtex-7系列FPGA上完成了PCIE总线接口逻辑的设计和实现,并进行了功能和性能验证,结果表明逻辑能够正确进行寄存器访问和DMA传输,且DMA传输带宽能达到PCIE总线带宽的70%以上。
蒲恺唐庆田园
关键词:IP核PCIEFPGA接口逻辑DMA
AFDX端系统协议软件设计与实现被引量:10
2012年
网络作为航电系统的核心部分,其性能直接影响航电系统。AFDX网络是新一代航空电子系统的传输网络技术,具有高速、确定性和稳定性的特点。在深入研究AFDX网络协议的基础上,结合航电网络的实际应用,根据AFDX端系统关于冗余管理、完整性检测和VL隔离的特点,提出了一种AFDX端系统协议软件的设计方法。该方法通过采样、队列和SAP三类端口实现了AFDX标准数据的发送和接收功能,支持10(Mb.s-1)/100(Mb.s-1)的数据传输,并采用了VL管理、冗余管理和完整性检测方法,有效提高了数据传输的确定性和稳定性。多次的功能和性能测试表明,该软件设计方法实现了ARINC664 P7协议规定的AFDX端系统协议栈功能,具有良好的正确性和可靠性。
刘芸王红春王兵
关键词:航空电子系统AFDX端系统VL
千兆AFDX网络测试卡设计与实现被引量:2
2013年
航空电子全双工交换以太网(Avionics Full Duplex Switched Ethernet,简称AFDX)是一种标准以太网子集,仅支持10/100Mbps传输;近年来,为满足机载网络对带宽的逐渐增长的需求,千兆AFDX网络技术研究渐渐展开;着重研究千兆AFDX网络物理层和介质访问控制(MAC)层,设计出一种支持多种传输介质、三种速率的千兆AFDX网络测试卡,使用成熟测试卡APX-GNET-4验证其功能正确性,为分析千兆AFDX网络的技术参数和虚拟链路VL、冗余等规则、研制和测试新产品提供技术基础。
张志平张亚棣王红春何向栋
关键词:测试技术SFPIP核PCIE
基于FPGA的高速LVDS接口的实现被引量:14
2012年
给出了一种基于FPGA的高速LVDS接口设计,利用FPGA内部的SelectIO资源,设计并构造了LVDS接口发送单元、LVDS接口接收单元和对齐状态机。并基于Xilinx Virtex-5平台成功搭建了一个500 Mb/s高速LVDS串行互联系统,通过仿真和测试,验证了系统的有效性,为后续采用FPGA实现各种高速协议奠定了良好的基础。
李大鹏李雯王晓华
关键词:FPGA
一种AFDX网络端系统确定性仿真方法
2018年
通过分析ARINC664 part 7规范中流量整形和确定性技术,设计了一种AFDX网络确定性建模与仿真方法。规划仿真流量和配置信息并运行仿真程序,测得在44.16 Mbps有效带宽时端系统虚链路的最大抖动为379μs。由此得出确定性仿真方法可以用于构建出符合ARINC664 part7协议规范的AFDX数字化端系统模型。仿真方法可为航电网络协议设计、分析或改造提供低成本且高效的验证手段和评估依据。
于峰李雯张逸飞
关键词:AFDX端系统
基于FPGA的BGA焊点健康管理原理与实现被引量:2
2015年
针对BGA封装的FPGA焊点故障频发、现有的检测手段非常有限的问题,提出了一种基于FPGA的BGA焊点失效监测模型及实现方法;从制造生产因素和环境应力两方面对FPGA的BGA焊点失效因素进行了分析;建立失效检测模型,首先根据欧姆定律确定了检测原理,接着基于IPC7095B确定了焊点易失效区域,最终依据电容充放电时间与端电压的关系确定了检测方法;通过逻辑编码和基于Xilinx公司V5系列FPGA的实现,表明该方法可用于对FPGA的BGA焊点健康信息的管理,并根据不同的检测标准对检测情况进行了比较。
田园孙靖国李大鹏
关键词:BGAFPGA焊点健康管理
AFDX端系统发送单元的研究与实现被引量:4
2012年
AFDX网络已成为客机、运输机综合化航空电子系统的主干网络,AFDX端系统(ES)是其重要的组成部分。介绍了ARINC664标准对ES设计关键的虚拟链路、子虚拟链路、带宽和抖动要求,论述了ES发送单元的结构、组成和流程分析,重点描述了虚拟链路和子虚拟链路的发送调度机制和实现方法。采用FPGA实现了AFDX端系统发送单元的功能目标,为研制自主化的ES产品奠定了基础。
李大鹏王世奎李雯
关键词:AFDX端系统FPGA
共2页<12>
聚类工具0