您的位置: 专家智库 > >

国家高技术研究发展计划(2002AA1Z1200)

作品数:5 被引量:8H指数:2
相关作者:石寅李志刚刘扬于云华于雪峰更多>>
相关机构:中国科学院更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 5篇中文期刊文章

领域

  • 5篇电子电信

主题

  • 4篇转换器
  • 3篇CMOS
  • 2篇电路
  • 2篇折叠插值
  • 2篇模拟集成电路
  • 2篇集成电路
  • 2篇A/D
  • 2篇A/D转换
  • 2篇A/D转换器
  • 2篇CMOS模拟...
  • 2篇D/A转换
  • 2篇D/A转换器
  • 2篇DAC
  • 1篇电流驱动
  • 1篇折叠
  • 1篇折叠结构
  • 1篇SIDE
  • 1篇WALK
  • 1篇ADC
  • 1篇DOUBLE

机构

  • 4篇中国科学院

作者

  • 4篇石寅
  • 2篇李志刚
  • 1篇于雪峰
  • 1篇于云华
  • 1篇耿学阳
  • 1篇倪卫宁
  • 1篇刘扬

传媒

  • 5篇Journa...

年份

  • 1篇2009
  • 1篇2005
  • 2篇2004
  • 1篇2003
5 条 记 录,以下是 1-5
排序方式:
基于制作离散性对策的高性能CMOS DAC被引量:2
2003年
基于 CMOS器件的离散性机理及误差消除对策 ,研究了高速、高精度嵌入式 CMOS数 /模转换器 (DAC) IP核的设计与实现 .采用行、列独立译码的二次中心对称电流源矩阵结构 ,优化了电流源开关电路结构与开关次序 ;利用 Cadence的 Skill语言独立开发电流源矩阵的版图排序和布线方法 .在 0 .6 μm N阱 CMOS工艺平台下 ,12 - bitDAC的微分线性误差和积分线性误差分别为 1L SB和 1.5 L SB,在采样率为 15 0 MHz、工作电源为 3.3V时的平均功耗为 14 0 m W.流片一次成功 。
于雪峰石寅
关键词:D/A转换器
A 10-bit 50-MS/s sample-and-hold circuit with low distortion sampling switches
2009年
A fully-differential switched-capacitor sample-and-hold (S/H) circuit used in a 10-bit 50-MS/s pipeline analog-to-digital converter (ADC) was designed and fabricated using a 0.35-μm CMOS process. Capacitor flip-around architecture was used in the S/H circuit to lower the power consumption. In addition, a gain-boosted operational transconductance amplifier (OTA) was designed with a DC gain of 94 dB and a unit gain bandwidth of 460 MHz at a phase margin of 63 degree, which matches the S/H circuit. A novel double-side bootstrapped switch was used, improving the precision of the whole circuit. The measured results have shown that the S/H circuit reaches a spurious free dynamic range (SFDR) of 67 dB and a signal-to-noise ratio (SNR) of 62.1 dB for a 2.5 MHz input signal with 50 MS/s sampling rate. The 0.12mm^2 S/H circuit operates from a 3.3 V supply and consumes 13.6 mW.
朱旭斌倪卫宁石寅
一个10位、50MS/s CMOS折叠流水结构A/D转换器被引量:2
2004年
在 0 6 μmDPDM标准数字CMOS工艺条件下 ,实现 10位折叠流水结构A/D转换器 ,使用动态匹配技术 ,消除折叠预放电路的失调效应 ;提出基于单向隔离模拟开关的分步预处理 ,有效压缩了电路规模 ,降低了系统功耗 .在5V电源电压下 ,仿真结果为 :当采样频率为 5 0MSPS时 ,功耗为 12 0mW ,输入模拟信号和二进制输出码之间延迟为2 5个时钟周期 ,芯片面积 1 4 4mm2 .
李志刚石寅于云华刘扬
关键词:A/D转换器CMOS模拟集成电路折叠插值
一种CMOS折叠结构ADC中的失调抵消技术被引量:3
2004年
CMOS折叠预放电路的失调是限制 CMOS折叠结构 A/ D转换器实现高分辨率应用的主要原因之一 .文中提出差分对的动态匹配技术改善了折叠预放电路的失调 ,从而为研制 CMOS工艺中的高分辨率折叠结构 A/ D转换器提供了一种可行方案 ,并给出了 MATL AB和电路仿真的实验结果 .
李志刚石寅
关键词:A/D转换器CMOS模拟集成电路折叠插值
12位300MHz电流驱动型DAC(英文)被引量:1
2005年
在电路误差、电路占用芯片面积相互折中和妥协的前提下提出了一种8+4结构的电流驱动型数模转换器.采用Q2randomwalk方法设计了一个新型的双中心对称的电流矩阵,确保数模转换器的线性度.分析并求出了最佳电平交叉点,设计了电平钳位锁存器对开关电平限幅,DAC动态性能得到改善.在12位分辨率下,刷新率达到300MHz以上.
倪卫宁耿学阳石寅
关键词:D/A转换器电流驱动WALK
共1页<1>
聚类工具0