您的位置: 专家智库 > >

安徽省高等学校青年教师科研项目(2007jq1168)

作品数:2 被引量:4H指数:1
相关作者:王忠良肖华更多>>
相关机构:铜陵学院更多>>
发文基金:安徽省高等学校青年教师科研项目更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇VHDL
  • 1篇低通
  • 1篇低通滤波
  • 1篇低通滤波器
  • 1篇神经网
  • 1篇神经网络
  • 1篇数字滤波
  • 1篇数字滤波器
  • 1篇滤波器
  • 1篇PID
  • 1篇PID神经网...
  • 1篇BUILDE...
  • 1篇DSP
  • 1篇DSP_BU...
  • 1篇FPGA
  • 1篇IIR数字滤...

机构

  • 2篇铜陵学院

作者

  • 2篇王忠良
  • 1篇肖华

传媒

  • 1篇现代电子技术
  • 1篇铜陵学院学报

年份

  • 1篇2009
  • 1篇2008
2 条 记 录,以下是 1-2
排序方式:
基于DSP Builder的IIR数字低通滤波器的设计被引量:3
2008年
数字滤波器在数字信号处理的各种应用中有着广泛的应用。数字滤波器既可以是有限长脉冲响应(FIR)滤波器也可以是无限长脉冲响应(IIR)滤波器。通过对两者特点的比较,采用DSP Builder实现了八阶IIR语音低通数字滤波器,通过四个二阶节级联构成数字椭圆低通滤波器,滤波器在通带内波动小于0.5dB,阻带内衰减大于60dB,完成软硬件仿真与验证。结果表明,该方法简单易行,能满足设计要求。从而验证了采用DSP Builder实现IIR滤波器设计硬件化的独特优势。
王忠良
关键词:DSPBUILDERVHDLIIR数字滤波器
PID神经网络的VHDL实现被引量:1
2009年
PID神经网络模块是单变量或多变量非线性PID神经网络控制器的核心部分。从分析PID神经网络的设计原理入手,给出了PID神经网络实现的环形电路结构,采用自顶向下的设计方法,利用VHDL语言设计和实现了3层PID神经网络模块。仿真结果表明该模块功能完全正确。综合结果表明,该网络的实现仅使用了175个LE和9个嵌入式硬件乘法器,最高时钟频率可达116 MHz。
王忠良肖华
关键词:PID神经网络VHDLFPGA
共1页<1>
聚类工具0