您的位置: 专家智库 > >

国家高技术研究发展计划(SS2013AA011203)

作品数:2 被引量:1H指数:1
相关作者:魏琦徐震赵南杨华中更多>>
相关机构:清华大学更多>>
发文基金:国家高技术研究发展计划国家教育部博士点基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇导通
  • 1篇导通电阻
  • 1篇电路
  • 1篇电阻
  • 1篇行为级
  • 1篇行为级模型
  • 1篇自举
  • 1篇自举开关
  • 1篇非线性
  • 1篇SFDR
  • 1篇CMOS
  • 1篇DAC
  • 1篇IT
  • 1篇MS
  • 1篇采样保持
  • 1篇采样保持电路
  • 1篇WIDE-B...

机构

  • 1篇清华大学

作者

  • 1篇杨华中
  • 1篇赵南
  • 1篇徐震
  • 1篇魏琦

传媒

  • 1篇Journa...
  • 1篇微电子学

年份

  • 1篇2014
  • 1篇2013
2 条 记 录,以下是 1-2
排序方式:
含栅源自举开关采样电路的非线性行为级模型
2014年
分析了采样保持电路中栅源自举开关的非线性特性,建立了行为级模型。基于MOS器件平方律模型和体效应,给出采样输出信号3次谐波失真HD3的解析表达式。通过对实际电路进行仿真验证,并与行为级模型及谐波失真解析式进行对比,谐波失真的仿真值与建模结果最大相对误差不超过6%,有效验证了行为级模型及3次谐波失真解析表达式的准确性。
赵南徐震魏琦杨华中
关键词:采样保持电路导通电阻非线性
A 14-bit 250-MS/s current-steering CMOS digital-to-analog converter被引量:1
2013年
A 14-bit 250-MS/s current-steering digital-to-analog converter(DAC) was fabricated in a 0.13μm CMOS process.In conventional high-speed current-steering DACs,the spurious-free dynamic range(SFDR) is limited by nonlinear distortions in the code-dependent switching glitches.In this paper,the bottleneck is mitigated by the time-relaxed interleaving digital-random-return-to-zero(TRI-DRRZ).Under 250-MS/s sampling rate,the measured SFDR is 86.2 dB at 5.5-MHz signal frequency and 77.8 dB up to 122 MHz.The DAC occupies an active area of 1.58 mm2 and consumes 226 mW from a mixed power supply of 1.2/2.5 V.
李学清樊华魏琦徐震刘嘉男杨华中
共1页<1>
聚类工具0