您的位置: 专家智库 > >

国家高技术研究发展计划(2009AA04Z321)

作品数:2 被引量:1H指数:1
相关作者:陈宏雷伍冬许军沈延钊更多>>
相关机构:清华大学更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 2篇低功耗
  • 2篇功耗
  • 1篇低电压
  • 1篇低电压低功耗
  • 1篇电压
  • 1篇调制器
  • 1篇运算跨导放大...
  • 1篇模数
  • 1篇模数变换
  • 1篇跨导
  • 1篇跨导放大器
  • 1篇放大器
  • 1篇Δ调制
  • 1篇ΣΔ调制器
  • 1篇变换器
  • 1篇变换器设计
  • 1篇CLASS-...

机构

  • 2篇清华大学

作者

  • 2篇沈延钊
  • 2篇许军
  • 2篇伍冬
  • 2篇陈宏雷

传媒

  • 1篇固体电子学研...
  • 1篇微电子学

年份

  • 1篇2013
  • 1篇2012
2 条 记 录,以下是 1-2
排序方式:
一种低电压低功耗Class-AB运算跨导放大器
2013年
提出了一种新型Class-AB全差分运算跨导放大器(OTA)。该OTA基于一种结构简单的电压缓冲器,在大信号非线性工作时,能够输出不受静态偏置电流限制的瞬态电流,提高了摆率和建立速度;同时,该结构还能够增强直流增益、增益带宽积等小信号特性,适合于低功耗开关电容电路的应用。另外,该OTA结构简单,适合于低电压工作。采用0.18μm CMOS工艺进行仿真,结果表明,该OTA结构能够在1V电源电压下工作。
陈宏雷伍冬沈延钊许军
关键词:低功耗运算跨导放大器低电压
一种低功耗扩展计数型模数变换器设计被引量:1
2012年
扩展计数型模数变换器(ADC)结合了ΣΔ调制器高精度和Nyquist速率ADC速度相对较快的优点,因而获得了广泛的重视。设计了一种13bit的扩展计数型ADC,设计中采用了1.5bit量化技术和硬件复用技术,其中,1.5bit量化技术降低了系统对比较器精度的要求,因而可使用动态比较器来降低系统的功耗。硬件复用技术利用了扩展计数型ADC两步变换分时操作的特点,采用同一套模拟器件实现了两个变换过程,既降低了系统功耗,又减小了核心电路的面积。上述设计采用0.18μm CMOS混合信号工艺流片验证,芯片核心部分的面积只有0.06mm2。测试结果表明该ADC的有效位数(ENOB)为10.6bit,在19.5ks/s的转换频率下功耗只有115μW。
陈宏雷伍冬沈延钊许军
关键词:ΣΔ调制器
共1页<1>
聚类工具0