您的位置: 专家智库 > >

浙江省科技厅项目(2005Z10052)

作品数:3 被引量:2H指数:1
相关作者:朱文波郭斌林郭裕顺朱芸更多>>
相关机构:杭州电子科技大学更多>>
发文基金:浙江省科技厅项目更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇期刊文章
  • 1篇会议论文

领域

  • 4篇电子电信

主题

  • 2篇电路
  • 2篇电路设计
  • 2篇时钟
  • 2篇时钟发生器
  • 2篇数字电路
  • 2篇数字电路设计
  • 2篇转换器
  • 2篇总线
  • 2篇流水线
  • 2篇模数转换
  • 2篇模数转换器
  • 2篇高速A/D转...
  • 2篇IP核
  • 1篇事务级
  • 1篇适配
  • 1篇适配器
  • 1篇通用串行总线
  • 1篇总线功能模型
  • 1篇总线适配器
  • 1篇SOC

机构

  • 4篇杭州电子科技...

作者

  • 2篇郭斌林
  • 2篇朱文波
  • 1篇朱芸
  • 1篇郭裕顺

传媒

  • 1篇计算机与现代...
  • 1篇现代电子技术
  • 1篇杭州电子科技...

年份

  • 1篇2009
  • 1篇2008
  • 2篇2007
3 条 记 录,以下是 1-4
排序方式:
高速A/D转换器的数字电路设计被引量:1
2007年
介绍用于高速高分辨率流水线结构的模数转换器的数字电路。该数字电路包括时钟发生器和数字校正电路。时钟发生器产生采用的是两路延迟单元负反馈得到;数字校正电路采用改进的流水线操作方式,以期达到减少延迟单元,节省硬件功耗,降低误差操作。该数字电路在0.6μmCMOS工艺中能满足高速ADC的时序要求,并对各级输出的数据在同步时钟的控制下进行加法运算,最终将输入的模拟信号转换成数字信号输出。
朱芸郭裕顺
关键词:模数转换器流水线时钟发生器
USB IP核的设计和应用
2008年
由于USB接口广泛应用,现在众多SoC中都嵌入了USB IP核。但当前市场上的USB IP核一般仅仅针对某一种总线结构的SoC,可重用性不强。介绍了一款可配置的USB IP核设计,重点描述USB IP核的结构划分,详细阐述了各模块的设计思想。为了提高USB IP的可重用性,本USB IP核设计了总线适配器,经过简单配置可以用于AMBA ASB总线或WishBone总线结构的SoC中。此IP核进行了FPGA验证,验证结果表明他可作为一个独立的模块嵌入到SoC系统中。
朱文波郭斌林
关键词:通用串行总线IP核SOC总线适配器
基于事务级USB设备接口IP核的验证被引量:1
2009年
随着集成电路的设计规模不断增大,功能验证逐渐成为整个设计过程中的瓶颈。传统验证方法已经难以适应。事务级验证与传统验证方法比较,事务级验证具有更高的抽象层次,验证效率得到了提高。本文对事务级验证方法进行了简要介绍,说明了事务级验证的实现方法,提出了一种基于事务USB设备接口IP核验证平台,该验证平台具有较高的自动化程度和较强的可重用性。
朱文波郭斌林
关键词:USBIP核总线功能模型
高速A/D转换器的数字电路设计
介绍用于高速高分辨率流水线结构的模数转换器的数字电路。该数字电路包括时钟发生器和数字校正电路。时钟发生器产生采用的是两路延迟单元负反馈得到;数字校正电路采用改进的流水线操作方式,以期达到减少延迟单元,节省硬件功耗,降低误...
朱芸郭裕顺
关键词:模数转换器流水线时钟发生器
文献传递
共1页<1>
聚类工具0